This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DRV8305:nFault和GHA输出出现问题

Guru**** 2354240 points
Other Parts Discussed in Thread: DRV8305
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/motor-drivers-group/motor-drivers/f/motor-drivers-forum/601313/drv8305-problem-on-nfault-and-gha-output

部件号:DRV8305

您好,

 

关于DRV8305上的nFault和GHA输出,我的客户询问了一些问题。

他们在应用中驱动电机时遇到一些问题。

(DRV8305上的条件)

PVDD:24V

Vreg:5V (24V ->(稳压器)->5V)

en_gate:主机控制

 

(问题)

(1)当他们在开机时配置VREG和EN_GATE时,nFault将切换为大约64us时间。

(当EN_GATE为高电压时,nFault停止切换并变为高电压。)

请附加文件。

根据数据表(第32页:7.4 .................................1通电顺序),

"nFAULT将被驱动为低电平,表示设备尚未达到VPVDD_UVLO2阈值。"

如果应用了它们,nFault输出是否正确? 或者在开机时出现问题?

 

(2)当起动马达驱动时INH和INL设置为低电平,GHA输出不低。 (很高。)

请附加文件。

它是否正常工作?  在INH/INL=低时,能否将GHA设置为低(0V)?

 

此致,

TAO_2199

 

e2e.ti.com/.../DRV8305_5F00_problem_5F00_diagram.xlsx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,TAO_2199,

    [报价用户="TAO_2199"]

    (1)当他们在开机时配置VREG和EN_GATE时,nFault将切换为大约64us时间。

    (当EN_GATE为高电压时,nFault停止切换并变为高电压。)

    请附加文件。

    根据数据表(第32页:7.4 .................................1通电顺序),

    "nFAULT将被驱动为低电平,表示设备尚未达到VPVDD_UVLO2阈值。"

    如果应用了它们,nFault输出是否正确? 或者在开机时出现问题?

    [/引述]

    是否读取了SPI寄存器以确定警告的原因? 读取了什么值?

    什么原因导致nFAULT停止切换?

    [报价用户="TAO_2199"]

    (2)当起动马达驱动时INH和INL设置为低电平,GHA输出不低。 (很高。)

    请附加文件。

    它是否正常工作?  在INH/INL=低时,能否将GHA设置为低(0V)?

    [/引述]

    请注意数据表的7.2 部分。 当GHZ较低时,这意味着高侧FET上的VGS电压= 0。 高侧安全门连接到相位销。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Rick

     

    很抱歉耽误你的时间。

     

    >是否读取了SPI寄存器以确定警告的原因? 读取了什么值?

    >nFAULT停止切换的原因是什么?

    (答案)

    切换nFAULT时不读取SPI寄存器。

    我想问一下nFAULT停止切换的原因。

     

    (问题)

    (1)切换nFAULT时,EN_gate为Low (待机状态)

    在此状态下,SPI I/F是否可用?

    (2)他们还确认了使用DRV8305 EVM和启动的能力

    nFAULT的信号与它们的应用程序相同。

    (切换nFAULT时不读取SPI寄存器。)

    请参阅下面的波形捕获。

     

     

     

    您认为什么会导致nFAULT停止切换?

     

    >请注意数据表的7.2 部分。 当GHZ较低时,

    >这意味着高侧FET上的VGS电压= 0。

    >高侧安全门连接到相位销。

    (问题)

    (3)我可以理解,当GHZ为低时,高侧FET =低,

    但是当INHx和INLx为低时,我无法清楚说明为什么GHZ在他们的应用中为低。

    请您详细解释一下这一点吗?

     

    (附加问题)

     

    (4)关于通电顺序(fuger15)

    请详细告诉我EN_GATE和VREG的通电顺序?

     

    (时间)

    ・PVDD SUPPLY -> VREG SUPPLY : WAIT ?(PVDD电源-> VREG电源:等待?  时间间隔的MS

    ・nFault=高->EN=高:等待 ?  时间间隔的MS

    EN=High -> INH/LX input command:wait ?(EN=High -> INH/LX输入命令:等待?)  时间间隔的MS

     


     

     

    (5)根据数据表中的图15,

    nFAULT停止切换。通过PVDD (逻辑阈值),

    并通过PVDD (PVDD_UVLO2)进入High (高)。

    因此,这些都是在开机顺序中进行内部控制的。

    我的理解正确吗?

     

     

    此致,

    Tao2199