This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DRV8353:双电源配置限制

Guru**** 2553450 points
Other Parts Discussed in Thread: DRV8353

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/motor-drivers-group/motor-drivers/f/motor-drivers-forum/1051760/drv8353-dual-supply-configuration-constraints

器件型号:DRV8353

大家好、我们将 DRV8353用作有刷电机驱动器 IC (其最终目标是实现混合有刷/无刷 ESC)。 实际上、我们使用它来驱动 H 桥配置中的 MOSFET、如下所示。

当 VM 和 VDRAIN 都连接到同一电源(12V - 12V)时、该板工作正常、但我们的电机需要高达48V。 我的印象是、DRV 芯片的双电源配置和100V 容差会使这种视差起作用、甚至是有意造成的。 但是、在遇到意外行为后、我注意到规格中的这一行...

最后、我想知道在双电源模式下使用这些芯片时是否存在限制;如果有、它们是什么;在这种情况下、预期的故障模式是什么。

谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jeremy、

    感谢您在 MD 论坛上发帖。  

    是的、DRV835x 在双电源模式下运行、其中48V 用于电机电压和 VDRAIN、并且器件只需12V 用于 VM 即可为驱动器 IC 供电。 您突出显示的线路是相对于源极的高侧栅极驱动电压(VGS)、该电压由集成电荷泵生成、应约为10V-12V、因此这不应成为您意外行为的问题。  

    您能更详细地描述一下您的意外行为吗? 它是否 是故障条件、电机噪声、损坏的器件等? DRV、MOSFET 或电机本身可能会发生很多潜在问题、确定可能发生的问题类型对于继续进行调试至关重要。 如果您具有 SPI 版本的器件(GPN 以"S"结尾)、则可以读回状态寄存器以确定发生的故障或监控 nFAULT 引脚。  

    我还附上了一些有用的调试资源:

    如何进行 BLDC 原理图审阅和调试

    大功率电机驱动器应用的系统设计注意事项

    谢谢、
    Aaron

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Aaron、

    感谢您的快速回复。

    意外行为是、在高电压下、电机根本不会在 B_OUT 和 C_OUT 显示相同电压的情况下旋转;然而、这种情况在安装在另一个电路板上的较大系统中就地使用。 这个问题很可能与系统集成有关。 我认为接下来的步骤是从更大的系统中移除并为双电源配置准备工作台设置(在我们只有使用相同电源为 VM 和 VDRAIN 设置工作台之前)。

    如果问题仍然存在、并且我有更多信息、我将更新该帖子。

    再次感谢、
    Jeremy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jeremy

    感谢后续答复。  

    对于您的初始帖子、只需添加一些支持信息来解释 HS Vgs 的绝对最大额定值(GHx 和 SHx 之间的电压差)。

    • 下图来自数据表、并说明有一个内部二极管将电压钳制到<16V、刚好高于高侧栅极驱动电压。 正如 Aaron 提到的、该电压差通常由电荷泵产生的~10-12V 电压决定、以 SHX 为基准、只要您在其额定电压范围内运行 VDRAIN 和 VM、就不会出现问题。  

    对于第二部分的响应、  


    顺便说一下、您是否使用此器件的硬件版本或具有 SPI 寄存器的版本进行配置和故障报告?  

    此致、
    Andrew

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Andrew:

    感谢您提供更多信息。 图表确实有用;我必须在数据表中错过它。

    我们完成了48V 测试台设置、一切都运行良好。 实际上、DRV、FET 和周围组件都在我们开发的模块上、并部署在传统电路板上。 从工作台移动到传统板是问题所在、因为当我们移除传统板上上游的一些组件时、模块工作良好、符合预期。

    目前、我不确定允许我泄露多少有关传统板的信息、但如果我们弄清楚问题是什么、我将在这里发布。

    对于后续版本、我们使用的是 SPI 版本的 DRV 芯片。 我们一直遇到的故障是 VDS 或分流电阻器故障上的低侧过流。 有趣的是、我们经常也会获得 UVLO ...

    再次感谢大家的快速回应、如果我有任何可能对其他人有用的信息、我将回复该帖子。 无论采用哪种方式、我都可能在第二天或第二天内关闭该主题。

    对于任何想知道的人来说、问题似乎不是使用双电源配置的显式问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Jeremy!

    了解机密性方面的信息、并感谢您提供的其他信息。  

    如果您需要 我们的后续支持、我们将随时为您服务

    此致、
    Andrew

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jeremy、

    您是否仍需要帮助?

    谢谢、
    Aaron