工具与软件:
我将使用 DRV8873-Q1 (硬件版本)评估板对 TEC 驱动器进行原型设计。 我在 PH/EN 模式下进行了电路板设置来驱动珀尔帖元件、在驱动器输出和珀耳帖之间有一个 LC 滤波器级。 我的目标是使用25kHz PWM 信号在冷却和加热方向上控制 TEC、并在一定程度上确保 TEC 效果良好。 我要提出的问题是、故障线路会随着电流升高而产生脉冲、故障触发的电流电平取决于 PWM 信号的频率。 它可以100%正常工作、驱动7A @24V 电流没有问题、但问题发生在占空比为50-90%之间。
滤波器和负载按如下方式连接(忽略显示为极化的电容、但未显示电容)。
我无法使用25kHz、因为输出到 PWM 输入的响应时间非常慢、请参阅下面10kHz 时的示例。 我想、将输出压摆率设置得更高可以改善这一点、但 SR 引脚目前已连接到 VDD、不容易更改。
对于故障引脚触发、它不需要睡眠周期即可恢复、因此从数据表来看、似乎只会出现 VM 欠压或 VCP 欠压。 我已经查看了与故障线相关的范围、如下所示。
VCP
虚拟机
我看不到任何引脚有任何明显的问题。
我还查看了针对故障线路的驱动器输出(预滤波器)
OUT0
输出1
和珀尔帖处的后滤波器电压
如此处所示。 此故障会在10kHz 下占空比高于50%时触发、但如果设置为100%、则不会触发。 故障触发的下限随着 PWM 频率的降低而增加、例如在5kHz 时为60%。
欢迎提出任何建议或反馈意见。