请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:MSP432E401Y 您好!
我目前正在开始使用 MSP432E401Y 进行电路板设计、我们希望同时使用以太网和 USB。
就我对 MSP432的时钟树的理解而言、我认为无法通过从数据表中提取的以下约束条件进行操作:
- 要使用以太网、MSOSC 应为25MHz
- 为了使 USB 按预期工作、USBCLK 应为60MHz
- PSYSDIV 应为2
- SYSCLK 应为240MHz 或更低
对于(3)和(4) Fvco、其频率应为240MHz 或更低。
Fvco 低于240MHz 时、25至60MHz 之间没有公共倍数。
你能确认我是对的吗?
或者、我是否在阅读 数据表时出错、并遇到了某种过度限制。
此致、
Frederic
