请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:MSP430F5438A 你好!
至少对于 MSP430F5438A、每个外部定时器时钟输入与 MCLK、ACLK 或 SMCLK 共用其引脚功能。 因此、我问自己是否可以将该引脚重复用作直接时钟输入。 这个想法源于这样一个事实:通常 ACLK 或多或少被锁定到 XT1 (因为始终处于活动状态的 RTC)和 SMLCK、例如 DCO。
请注意引脚共享:
- P1.0/TA0CLK/ACLK
- P2.0/TA1CLK/MCLK
- P4.7/TB0CLK/SMCLK
有时、我需要一个使用不同时钟运行的计时器、如果我仔细 选择计时器、应该可以将 MCLK 直接重用为计时器输入:
BIS #BIT0、&P2DIR //定义为输出
BIS #BIT0、&P2SEL // MCLK 输出
//输入施密特触发器仍应处于活动状态; 然后还应可以将该 MCLK 信号用作 TA1CLK:
MOV #0x00YY、&TA1CTL //使用 TA1CLK 运行 TA1、即 MCLK?
当然、引脚 P2.0会一直切换、并且可能会导致电流消耗显著增加(例如、典型值 在24MHz 和3V 时为360µA μ A)、但这会让我在(固件)设计方面有一定的自由度。