This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我正在使用直流电源测试 A13上 ADC_12的精度、我发现 ADC 读取的值的变化超出预期。 我认为预期的差值应约为+/- 0.0003 (VREF/2^12)、其中 VREF 设置为1.2V。 但我将获得更像+/- 0.02的值。
我尝试通过增加采样保持时间来提高精度、但这似乎没有明显的不同。 这些值仍会波动+/- 0.02、
我的当前设置包括:
-采样保持源-> ADC12SC 位
-时钟源-> ACLK
-时钟源分频器->/1
-时钟源预分频器->预分频1
-采样保持时间-> 8个 ADC12CLK 周期
-多个采样和转换->使能
-分辨率-> 12位
-电压基准-> VR+= VREF 缓冲、VR-= AVSS
-转换模式序列->通道序列
外部输入是否会导致内部基准不准确? 在这种情况下、内部基准不一定是稳定的?
如果您对如何提高 ADC 的精度有任何建议或建议、我们将不胜感激。 谢谢!