This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] MSP430FR2433:最大限度地降低 LPM4.5的电流消耗

Guru**** 2484615 points
Other Parts Discussed in Thread: MSP-FET

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/msp-low-power-microcontrollers-group/msp430/f/msp-low-power-microcontroller-forum/1234499/msp430fr2433-minimizing-current-consumption-in-lpm4-5

器件型号:MSP430FR2433
主题中讨论的其他器件:MSP-FET

您好!

我正在尝试降低 LPM4.5的电流消耗。 我正在使用 SBW、因此我使用47k 的电阻器上拉 RST 引脚、如 SLAU278AH、图2-3所述。 然后我发现内部上拉电阻默认启用(根据 UG 系列中的规定、默认情况下 SYSRSTRE = 1)。 我的问题是:

1) 1)进入 LPM4.5之前应将 SYSRSTRE 解释性清零、以最大程度地减少电流消耗?

2) 2)计算 FR2433 D/S 表6-1中规定的16nA 值时、假定内部上拉电阻已启用(没有外部47k)还是已禁用(具有外部47k)?

FR2433 D/S 表6-1说明了:"如果 RTC 或 WDT 等低频外设发出请求、则可以在 LPM4期间激活 XT1CLK 和 VLOCLK。"。 我的另一个问题是:

3) 3)这对于 LPM4.5也有效吗?或者我是否可以假设在 LPM4.5中、XT1CLK 和 VLOCLK 始终处于关闭状态(不会产生额外的电流消耗)、并且没有外设可以使它们保持活动状态?

提前感谢、

毛罗

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Mauro、您好!

    Unknown 说:
    1)进入 LPM4.5之前,SYSRSTRE 应被明确清零,以尽量减少电流消耗?

    当有一个外部上拉电阻器时、 可 禁用内部上拉电阻器。

    同时、 在关断模式下、 所有模块和 CPU 的寄存器内容都将丢失、这意味着 SYSRSTRE 将丢失其状态。 因此、我假设它不会产生任何影响。 您能试一下、看看它是否会有一些差异吗?

    2)计算 FR2433 D/S 表6-1中规定的16nA 值时,假定内部上拉电阻已启用(无外部47k)或已禁用(有外部47k)

    我 假设它使用了一个外部上拉电阻器。 16nA 值可能不包含 泄漏电流。

    我将向相关专家询问这一问题、并向您提供反馈。

    Unknown 说:
    3)这也适用于 LPM4.5

    不支持、LPM4.5不支持。

    B.R.

    萨尔

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、

    非常感谢您的答复。

    在 LPM4.5中、我测量 RST 和 Vcc 之间47k 电阻上的以下电压(3.3V):

    • 15mV、当 SYSRSTRE = 0时、该内部上拉被禁用
    • 9mV、当 SYSRSTRE=1时、即内部上拉被启用

    在 V (RST)>Vcc 的两种情况下、MSP-FET 正在驱动 RST、其电压大于 Vcc、这似乎很奇怪。

    无论这些电压是否符合预期、我想与它们相关的电流都应被视为 D/S 段中的"外部电流"。5.8 ("低功耗模式 LPMx.5电源电流(流入 VCC)、不包括外部电流") 否则、我的 MSP-FET 可能出现故障或应研究的错误设置。

    B.R.

    毛罗