This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TRF7970A:TRF7970A 内部稳压器

Guru**** 2587345 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/wireless-connectivity/other-wireless-group/other-wireless/f/other-wireless-technologies-forum/574923/trf7970a-trf7970a-internal-regulators

器件型号:TRF7970A

您好!

我对 TRF7970的3个内部稳压器(VDD_X、VDD_RF、VDD_PA)有疑问。

在数据表中、注意到 EN 引脚变为高电平后3个稳压器打开。 (EN2引脚接地;VIN=3.3V)

现在、我在电路中注意到、在 EN ->高电平之后、只有 VDD_X 和 VDD_A 开启、但 在 VIN 引脚上施加电压后、VDD_RF 立即开启。

 

è 您是否知道这是正常的、或者问题可能是什么?

è 因为我希望所有3个稳压器在 EN ->高电平之后都打开

 

非常感谢

此致

Chris

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您在数据表中的哪个位置阅读了该内容?
    无论如何- VDD_X 是您应该关心的唯一稳压器、因为其他稳压器供 IC 内部使用、因此您无法将任何需要额外电流的器件连接到它们。 仅允许使用 VDD_X。

    请查看第19页上的@ 6.3.3 => www.ti.com/.../trf7970a.pdf
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您提供的信息!

    我在数据表的第19页上找到了这一点:

    '主读取器使能信号为引脚 EN。 当 EN 设置为高电平时、所有的
    读卡器稳压器已启用......... "

    ->我了解到我只能将 VDD_X 用于外部电源
    ->我不使用 VDD_A 和 VDD_RF 作为外部电源

    但我不明白为什么在 EN 变为高电平之前启用 VDD_RF? 因为在数据表中、注意到所有稳压器都是在 EN ->高电平之后启用的
    在我的案例中->这仅适用于 VDD_A 和 VDD_X?

    谢谢!
    Chris
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您是否会与我们分享您的原理图?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    当然可以、但我不知道如何在论坛中发布原理图?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    单击"丰富的格式"按钮

    然后单击"插入介质"、"浏览"、选择您的文件、然后单击"插入"。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    在我的情况下、R83未安装、R84已安装!
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    已理解-因此您在这里根本不使用 VDD_X -

    这是我看到的-原理图可以再重新绘制一些,以便更容易阅读,但它是您的-所以您的电话:)

    MOD 引脚被拉高至3.3VDC、如果您实际上希望在某个点使用 DM0、则应通过1k 和连接到 MCU 的引脚拉低。

    还建议 ASK/OOK 引脚具有1k 下拉电阻-可能在10k 时工作、但如果存储器正常工作、这应该是一个较强的下拉电阻

    SPI 线路上的电阻器不是必需的- R74、R75、R76、R79和 MOD 引脚上的 R71 -不确定您为什么要将它们放置在其中

    VIN 需要大容量和高速旁路电容器-实际上、您的设计中应该有五对电容器(在 VDD_X、BG、VDD_PA/VDD_RF、VDD_A 和 VIN 上)

    我看到您已经介绍了其中的大部分内容、但未针对 Vin 显示任何内容、VDD_X 上仅显示1uF

    您的线条图-尤其是 I/O_3和5的处理不清楚。 通常、对于具有 SS 的 SPI、这些引脚保持断开状态、您可以使用 VDD_X 来简单地保持 I/O 电源轨正确。

    我无法看到整个匹配网络-请查看下面我所附的内容。  

    随附的是具有 SS 的 SPI 的参考原理图和布局

    e2e.ti.com/.../TRF79x0ATB_5F00_SCH_5F00_C.pdf

    e2e.ti.com/.../TRF7970ATB_5F00_PCB_5F00_D.pdf

    此外、由于您使用的是分离轨(这可以完成)-以下是有关这一点的良好应用手册

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您提供的信息!

    另一个问题:

    ->我不想在将来使用 DM0模式->那么、我可以像在电路中那样将 mod 引脚放置到3V3、而不会对使用具有 SS 的 SPI 的正常 ISO15693操作产生任何问题吗?
    (因为我不想重新设计:-))

    ->我在数据表中找不到应该为 MODE 引脚使用1k 至 GND 的信息->您能告诉我该页面吗?

    非常感谢
    Chris
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    正确
    MOD 和 ASK/OOK 的下拉电阻值均包含在我们的每个参考设计中。 (我在这里直接给出的其中一个、它们都是在线的)