This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS7H1111-SEP:斜升 TPS7H1111MPWPTSEP 的输出

Guru**** 2493565 points
Other Parts Discussed in Thread: TPS7H4010-SEP

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1487678/tps7h1111-sep-ramp-up-of-the-output-of-the-tps7h1111mpwptsep

器件型号:TPS7H1111-SEP
主题中讨论的其他器件:TPS7H4010-SEP

工具与软件:

您好!

我想使用 LDO  TPS7H1111MPWPTSEP 生成3.75V 的电压。 为此、我实现了以下电路。  
5V 输入来自 TPS7H4010-SEP 的直流/直流转换器、其开关频率设置为350kHz。  

为将输出电压设置为所需的电平、将 Rref=12k 连接到 REF 引脚、将 Rset= 374k 连接到 SS_REF 引脚。 添加的 CSS 与 RSET 并联可实现更好的稳定性和更低的输出噪声、并将软启动时间设置为7.8ms。

 CLM (电流限制模式)连接到 Vin 以实现砖墙电流限制模式。

Rfbpg_top= 100k、Rfbpg_bot = 10k、将理论阈值输出设置为3.366V。

建议将4.7nF 的电容器(CCOMP)和电阻器(RCOMP)和5 kΩ 串联到 STAB 引脚以补偿器件。


软启动引脚处的 CSS 替换为两个并联的10uF、以将软启动时间设置为~34ms。

VSK 由锁存电路(由5V 电源供电)的输出启用、在启动期间被禁止、其输出跟随5V 的斜升。

启动时、我们观察到以下行为(3V75迹线与此处无关、我们嵌入在 VSK 中):

 

作为 LDO 输出的 VSK 在~34ms 内斜升至3.25V、慢升至3.75V 的时间为~2.5秒。


您是否知道为什么 VSK 不会在~35ms 内直接上升到3.75V?

提前感谢您的帮助

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Elisa、

    此行为是由选定的 FB_PG 电阻器和 CSS 电容器导致的。 如您所述、原理图中的电阻器将标称 VOUT_ASSERT 阈值设置为3.366V。 FB_PG 阈值(典型值为306mV)存在一些器件间差异、外部电阻器也会有一些容差、因此您观察到的实际 VOUT_ASSERT 阈值为~3.25V。  

    当 ENABLE 变为高电平 且 软启动开始时、CSS 电容器最初使用~μ F 2.1mA 进行充电。 该2.1mA 是来自 I_SET (100uA)+ I_FAST_START (~2mA)的组合电流。 VOUT 达到 FB_PG 电阻器设置的 VOUT_ASSERT 阈值后、软启动时间结束(~34ms)、并移除2mA I_FAST_START。 这意味着、仍然只有 I_SET (100uA)将 VOUT 充电至3.74V 的最终值、因此产生的 RC 充电时间会相当长、具体取决于所选的 Css。  数据表中的图8-3和图8-4描述了此行为。

    谢谢!

    Sarah