请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:LM74700-LM74700-Q1 EP 工具与软件:
功能方框图(在 SNOSDD6–2021年9月的第8.2节中)上的比较器、S/R LATCH 和 NMOS 晶体管驱动栅极输出的排列似乎不正确。
具体来说、它看起来最低处的比较器、当阴极上升到阳极以上11mV 以上时、它应该会使 GATE 连接到阳 极、并且相对于正确的功能、在其输出端具有反向逻辑;而图中所示的逆变器位于最上方的比较器和从 V_CAP 驱动栅极的 NMOS 之间、并且当阳极-阴极电压较大时、应该不应向栅极施加完整 V_CAP 电压。 比如在画示意图时、反相器又被添加到窗口比较器电路最上面的输出端、到底部的是什么呢?

