This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS3424:RESET 不会保持高电平

Guru**** 2470720 points
Other Parts Discussed in Thread: TPS22917, TPS3424EVM

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1504672/tps3424-reset-does-not-remain-high

器件型号:TPS3424
主题中讨论的其他器件:TPS22917

工具/软件:

尊敬的支持团队:
我有一个关于 PPS3424A11C13ADRLR 的问题。

如前所述、我结合了按钮控制器(PPS3242A11C13ADRLR)和负载开关(TPS22917DBVR)、以构成电源开关外设电路。
但是、即使在指定的时间内按下按钮、TPS22917的 VIN 和 VOUT 之间也不导通。

当我检查复位引脚的输出电压时、即使在指定的时间内按下按钮、该引脚也没有变为高电平、并且只有一个脉冲会输出、如图所示。
那么、您能否告诉我、为什么即使在指定的时间内按下 PB、RESET 引脚也不会变为高电平、以及如何解决这个问题?

此致、
DICE-K

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Dice:

    LPT 和 SPT 引脚上是否连接了电容器? 由于这是可调节型号、因此必须在这些引脚上连接电容器。

    我还在我的 EVM 上验证了此行为、如果 LPT 和 SPT 悬空、RESET 不置为有效、在连接 LPT 和 SPT 电容器的情况下、RESET 置为有效。

    Jesse  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Jesse:
    感谢您的答复。

    在下面的一节中、如果我们将可编程 TSP 版本的 SPT 保持悬空状态、则将其设置为50ms。

    7.3.1.2按钮时序可编程性
    www.ti.com/.../tps3424.pdf

    8.2.1.2.2短按时间(TSP)和长按时间(TLP)选择
    www.ti.com/.../tps3424.pdf

    这是个拼写错误吗?
    如果是、请更正。

    这种行为是否特定于预发布产品?

    此致、
    DICE-K

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Dice:  

    我们将对数据表添加更多阐述、

    Jesse  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Jesse:
    感谢您的支持。

    我在 SPT 和 LPT 引脚上连接了1nF 电容器、但没有改进。
    我也尝试连接一个10nF 电容器、但发生的只是在大约0.422×10秒后输出的脉冲比使用1nF 电容器时更长。

    您在 TPS3424EVM 验证中使用了哪些跳线设置?
    是否保留为默认设置、且 RESET 输出端没有上拉电阻器?

    www.ti.com/.../snvu899.pdf

    此致、
    DICE-K

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Dice:  

    对于 EVM 上的此器件 、PPS3242A11C13ADRLR、可以使 SPT 接头 J3悬空、但 LPT 接头 J4必须连接到电容器。 因此、由于  PPS3242A11C13ADRLR 是锁存输出器件、因此 RESET 将在短按时置为有效、然后如果在初始置为 有效后连续按下按钮、RESET 将在长按时置为无效。 如果在输出置位后释放该按钮、则在长按时间之前、复位将锁存置为有效、此时此器件置为有效=高电平。   

    另外、只需确保 J1配置为 PB-GND、按下时 PB 拉至低电平。 J9配置为 VDD KILL、J7悬空、J8和 J6短接。  

    我已经验证了 SPT 和 LPT 电容器的多种组合。 此外、SPT 悬空并具有所有 LPT 配置。

    是否保留为默认值、复位输出上没有上拉电阻?

     PPS3242A11C13ADRLR 具有推挽复位输出、因此无需上拉电阻器。 另一方面、INT 是开漏。

    Jesse  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Jesse:
    感谢您的支持。

    我的理解如下。

    SPT 引脚可以悬空。
    LPT 引脚不能悬空。
    LP 时间必须设置为长于 SP 时间。

    「如果该引脚保持悬空、则器件默认为50ms 的固定计时器。」μ s
    「为确保器件正常运行、请确保 TLP 大于 TSP。」Ω

    此致、
    DICE-K

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Dice:

    是的、您的理解是正确的。

    Jesse