This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC21739-Q1:UCC21739互锁时序

Guru**** 2480275 points
Other Parts Discussed in Thread: UCC21739-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1510213/ucc21739-q1-ucc21739-interlock-timing

器件型号:UCC21739-Q1

工具/软件:

你(们)好

UCC21739-Q1数据表有一个部分、即 IN+和 IN-的8.2.2.2 PWM 互锁、其中介绍了如何配置高侧/低侧对以实现相脚击穿保护。  但是、我没有看到与该部分相关的任何时序信息。  是否提供了这些详细信息?  谢谢

Paul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Paul:

    IN+ AD IN-和电平变化之间不存在延迟。 输出状态变化将等效于两个(IN+/IN-变化)的传播延迟、其器件间差异最大为~30nsec  因此、如果系统保持~30nsec 的延迟以适应器件间的偏移、那么这样会很好。

    希望它能回答您的问题。

    谢谢

    Sasi