工具/软件:
您好:
对于新设计、我想通过降压转换器为 FPGA 的收发器供电。
一段时间前、我观看了您的低噪声降压转换器设计演示: 适用于没有 LDO PPT 的电源的低噪声和低纹波技术
因此、我想使用带磁珠的额外 LC 滤波器来实现解决方案、我们想使用 TLV62130A 来实现这一点。
一个问题是 LC 滤波器的截止频率必须大于环路带宽、才能使该双极点不影响稳定性。
然而、使用 DCS 控制时、由于非线性行为、很难估算和控制环路带宽、因此我们要更改一位设置。
n`t 我们将 Vos 引脚连接到转换器的输出、则快速非线路空气环路会因额外的磁珠滤波器而受到8 μ s 的影响。
据我所知、上部电压误差放大器非常慢、因此我们可以在磁珠滤波器之后连接该引脚以调节直流压降。
但n`t 再次检查我们是否忘记了任何事情,并希望有你的意见.
我们知道您有一些专用的降压转换器、这些转换器会根据我所知道的那样注入磁珠滤波器响应的倒数。
但这些都是n`t 在我们的篮子里。
此致
Alexander
