工具/软件:
尊敬的 TI 技术团队:
我们设计了一个具有0.8A TDC 电流的 Vin 1.8V 至1V LDO 电路、但数据表未显示电流限制波形以供参考。
有一个关于电流限制波形的问题。
问题1:我们是否可以使用电子负载进行电流限制测试?
问题2:如果没有、请建议如何测试电流限制项?
Q3:我们看到 Vout 等于0.9V 时 PG (Ch4)下降、我们可以认为波形是电流限制波形吗?
CH1:VOUT、CH3:Iout、CH4:PG
感谢您的答复。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具/软件:
尊敬的 TI 技术团队:
我们设计了一个具有0.8A TDC 电流的 Vin 1.8V 至1V LDO 电路、但数据表未显示电流限制波形以供参考。
有一个关于电流限制波形的问题。
问题1:我们是否可以使用电子负载进行电流限制测试?
问题2:如果没有、请建议如何测试电流限制项?
Q3:我们看到 Vout 等于0.9V 时 PG (Ch4)下降、我们可以认为波形是电流限制波形吗?
CH1:VOUT、CH3:Iout、CH4:PG
感谢您的答复。
尊敬的 Jay:
如果您使用电子负载、则无法在恒流模式下使用它、因为电子负载和 LDO 都将尝试将负载电流调节到不同的值、我怀疑您在波形中看到的是负载电流因此振荡。 尝试使用电子负载处于恒定电阻模式、然后查看波形是否看起来更干净。 电流限制中的负载电流应为恒定的稳压值、直到器件发热到足以进入热关断为止、因此您不应该像所提供的波形中看到的那样看到负载电流上升和下降。 如果使用恒定电阻模式看起来不太干净、请尝试使用功率电阻器来使负载电流高于电流限制、了解器件的响应方式并限制电流。
[报价 userid="657897" url="~/support/power-management-group/power-management/f/power-management-forum/1524975/tps74801-tps74801drcr-current-limit-waveformQ3:我们看到 Vout 等于0.9V 时 PG (Ch4)下降、我们可以认为波形是电流限制波形吗?
[/报价]如果电流增加相对较小(假设负载电流增量小于额定电流的10%)、则输出电压可能会下降、该器件可能会进入电流限制状态。 我说"如果电流增加了相对较小的量..."的原因 为、由于负载调节、输出电压预计会在负载电流范围内略有下降。 因此、在波形中、似乎器件在下面标记为"1"的阶跃之后或在步骤2之后进入电流限制。 第1步可能是器件几乎无法达到电流限制的位置、可以肯定、在第2步中、器件处于电流限制状态。
此致、
Nick