This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV62569:R1 + R2 不存在 — 发生了什么情况

Guru**** 2359160 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1528189/tlv62569-r1-r2-not-present---what-happens

器件型号:TLV62569

工具/软件:

您好:

我正在开发一款器件、其中主要半导体制造商规定 TLV 器件不应加载 R1 和 R2(或 C3)、这意味着 FB 是悬空的。

输入电压为 3.3V

如果是这种情况、会产生什么结果?输出电压是多少?

我试图找出更改了此布局的原因、但我找不到数据表中支持此布局的任何内容。

之前、R1 和 R2 的电阻为 499K、C3 的电阻为 22pF。 但他们希望所有这些元件都作为 DNM/DNP 元件、使 FB 开路。

请告知结果

TLV62569DBVR

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    实际上、FB 未开路、它连接到 Espressif 控制器。

    这用于 ESP32-P4 设计、此引脚返回到 Espressif ESP32-P4 SoC 上的 FB_DCDC 引脚(引脚 78)。

    我假设 SoC 正在向 TLV 部分提供反馈。  

    好奇的东西。

    参考、第 2 页的顶部是有问题的 TLV:

    dl.espressif.com/.../esp32-p4-function-ev-board-schematics.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 J B:  

    感谢您的问题。 我会尽快回复您。

    此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 J B:

    对于第一个问题、如果您将 FB 引脚保持悬空、这将使器件失控、因为您不会闭合器件的控制环路。 您会看到 0V 或不稳定的输出电压、从而可能关断器件、具体取决于浮动电压。

    如果 FB 未开路并连接到 Espressif 控制器、那么问题是控制器如何知道负载瞬态并快速将信息传送到器件?  

    为确保器件正常运行、我们始终建议数据表中指定的配置。 Slight smileμ s

    此致

    Zakir