工具/软件:
您好、
我想 在输出电压相对较低 (3.3V 或 5.3V) 且输入电压范围为 3V 至 30V 的设计中使用 TPS552892。 在有关 VCC 电源逻辑的部分中、数据表表明、假设 Vin 或 Vout 至少为 5.9V、并且没有具体说明、如果两者都低于 5.9V、会发生什么情况。 有关使用外部 VCC 的数据表信息表明、VCC 应高于 4.75V。 如果我不使用外部 VCC、那么该器件如何处理输入和输出电压低于 5.3V 甚至低于 4.75V(即 Vin=3V、Vout=3.3V 或 5.3V)的情况? 当然、内部 LDO 上也有一定的压降、这 让我不确定 VCC 是否 在 4.75V 以上、甚至是 5.3V 输出电压。 我的问题是: 内部 LDO 的压降电压是多少? 器件仍能可靠运行的最低 VCC 电压是多少? 我已经使用提供的 PSpice 模型运行了仿真、但似乎没有对内部 LDO 上的压降进行仿真- VCC 被仿真为 1:1 Vin 或 Vout 的较高值、截止频率为 5.2V。
此致
Amin Mourad