This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS2492:电源正常行为

Guru**** 2511985 points
Other Parts Discussed in Thread: TPS2492

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1561006/tps2492-power-good-behavior

器件型号:TPS2492


工具/软件:

尊敬的 TI 团队:

我使用 TPS2492 IC 设计了背对背 FET、对 PG 行为有疑问。 (背靠背是共源)

如果第一个 FET 发生短路故障、即使 TPS2492 未启用、也会通过第二个 FET 的体二极管在输出端产生输入电压。

此时、即使使能信号不存在、TPS2492 也会使 PG 引脚保持低电平。

这是否符合预期、是正确的 PG 行为?

谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的联系。 这是预期行为。 由于 VDS 接近零、尽管器件未启用、但 PG 引脚将为低电平。 在 MOSFET 的 VDS 降至约 1.25V 后、PG 变为低电平、并且经过了 9ms 的抗尖峰脉冲时长。