This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS7H4003-SEP:转换器中的 REG-UVLO 问题

Guru**** 2573695 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1574257/tps7h4003-sep-reg-uvlo-issue-in-the-convertor

器件型号:TPS7H4003-SEP


工具/软件:

您好的团队、

我正在 使用“TPS7H4003"从“从 6.5V 的输入电压生成 0.9V。

在负载条件下、我们的输入电压接近 5V、PG 变为低电平、然后输出被截止。

我不是使能引脚作为开漏。我 使用 3.3V 电压在外部驱动“使能引脚“、使用 100 Ω 串联电阻值、下拉电阻值为 4.7K Ω。

在外部驱动使能引脚时、Vstart 电压和 Vstop 电压是多少?

我已经验证了 SS 引脚。在外部驱动使能引脚时、UVLO 是否会在负载条件下发生?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Venkat、

    第 7.3.6 节“启用和调节 UVLO“包含有关 EN 引脚的信息以及用于为所需的上升和下降电压组合计算 EN 电阻分压器值的公式 (2) 和 (3)。

    电气特性部分的第 6 页给出了 EN 引脚的上升和下降阈值以及迟滞电流。

    上述规格在器件的整个负载范围内有效。

    您能否对您的问题作出澄清? 您是直接驱动 EN、还是使用驱动 EN 的电阻分压器?

    谢谢、

    Andy