This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS1214Q1EVM:SCP_TEST 输入和 INP FET 控制输入

Guru**** 2604225 points
Other Parts Discussed in Thread: TPS1214Q1EVM, TMS320F28377D, TPS1214-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1581671/tps1214q1evm-scp_test-input-and-inp-fet-control-input

器件型号:TPS1214Q1EVM
主题中讨论的其他器件: TMS320F28377DTPS1214-Q1

您好:

我使用 TPS1214Q1EVM 进行测试。 我有几个问题。

  1. SCP_TEST 诊断功能(将此信号设置为低电平到高电平)将执行内部比较器运行状况检查、但我们是否可以在测试中将此功能用作继续缓冲器? 根据我的理解、当我们将 SCP_TEST 置为低电平至高电平时、假定短路、FAULT 信号将变为低电平、在这种情况下、栅极将关闭并可能中断负载运行。 请告诉我如何将 SCP_TEST 用于 CBIT。
  2. 我们能否仅通过 EN/UVLO 输入导通器件 TPS1214 并使 INP 输入悬空或未连接。 我可以看到、EVM 板上放置了上拉电阻、使 INP 在默认条件下持续为高电平。 如果该引脚为开路、会发生什么情况?
  3. 我们是否可以将 TMS320F28377D 控制器 GPIO 直接连接到 TPS1214 的 INP 引脚、或者两者之间是否需要任何外部缓冲器来驱动输入。

请帮助您输入。

谢谢、

Namita

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Namita、

    1、是的、正确。 因此、如果负载连接不能中断、则无法执行检查。 测试应在可以中断负载电源时进行。  

    2. 是的、可以在 INP 不拉至高电平的情况下导通 TPS1214-Q1;但是、不可以在 INP 为高电平的情况下无法导通 FET。  在施加 VS 且 EN/UVLO 被拉至高电平的情况下、电荷泵将开启并为 CBST 电容器充电。 INP 控制 FET 的栅极;它具有弱内部下拉电阻、因此如果保持悬空、栅极将永远不会导通、因此 FET 永远不会 导通。  

    3.始终建议在 MCU 和器件引脚之间的路径中使用串联电阻。  

    谢谢、

    Rishika Patel