This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS2.8225万:当Vdd下降然后再次升高时,低侧FET没有切换

Guru**** 2317430 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/571599/tps28225-low-side-fet-not-switching-when-the-vdd-is-dropped-and-then-raised-again

部件号:TPS2.8225万

我有一个使用TPS2.8225万的非常简单的同步降压转换器。  当我第一次打开它时,它调节良好。  但是,当我将VDD降低到2.5V以下,然后再次升高时,低侧FET没有切换,调节器停止工作。  TPS2.8225万没有脉冲。  有人能告诉您这可能是什么原因吗?  我正在使用1uH电感器和22uF输出盖。

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Timothy:

    我已要求我们的一位应用工程师与您联系,但当Vcc增加到UVLO水平以上时,您可能会发布一些波形,并包括EN/PG引脚电压波形。

    谢谢

    彼得
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Timothy:
    很遗憾您看到UCC2.8225万存在操作问题,我们将帮助您解决此问题。
    我假设当您再次将VDD从降低到2.5V时,您将VDD提高到VDD上建议的最小电压4.5V。
    可以监控使能引脚,以确认设备是否处于UVLO状态,当VDD低于工作范围时,EN/PG引脚被拉低。 您能否确认在再次提出VDD时EN/PG是否为高?
    UCC2.8225万具有三态输入功能,允许三态操作。 数据表的7.3 4部分介绍了此功能。 如果在驱动器处于UVLO状态时存在PWM信号,则三态操作之间可能存在交互作用。 在这种情况下,您能否确认当驱动器处于UVLO状态时PWM信号是否停止,并且在UVLO状态后启用,确认驱动器正在运行?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    非常感谢Peter的回复。  我附上了一份Word文档,其中包含我正在使用的示意图。  VDD保持在5V不变。  抱歉,正是VIN从10V更改为2V,然后下FET停止切换。  启用针脚保持在HI (高)位置,PWM信号关闭,然后在VIN上升时再次打开。   我正在使用来自MCU的3.3V PWM信号和3.3V On Enable for HI。  我在输出上使用1uH电感器和22uF电容器。  您能否确认这些值正常,并且当VIN下降然后上升时,SMPS不会停止切换?  如果您需要更多信息,如波形,请告诉我。  再次感谢。

    e2e.ti.com/.../TPS2.8225万-Issue.docx