This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC2.8019万A:布局注意事项

Guru**** 2513185 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1096234/ucc28019a-layout-considerations

部件号:UCC2.8019万A

您好,

我正在使用UCC2.8019万A设计一款主板,

我在EVM上看到了布局示例以及数据表中的一些要点。

EVM使用2层PCB,而我的PCB为6层。

层的堆叠通常是:

L1 -组件+轨迹+接地平面

L2 -接地

L3 -迹线(信号)

L4 -电源

L5 -接地

L6 -组件+轨迹+接地平面

在该配置中,我始终在电源或信号平面旁边有一个调整接地平面,以生成返回路径。

我可以按照EVM的示例操作,将大部分组件放在顶层,将SMD部件和跟踪放在底层。

我的问题是:

1.我应该将底层镜像到所有其他层,还是至少镜像到底层?

2.我是否应该只将地面平面镜像到地面层?

3.将PFC部分下面的电源平面留空?

4.是否可以将信号层用于跟踪(如JP2)- EVM中的哪个是线跳线?

我还需要考虑其他因素吗?

谢谢!

Tomer

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Tomer,您好!

    如果通过镜向,您想要通过电路板将零部件与基准面对齐,那么是的,这将是减少轨迹长度的最佳做法。  这一切都是关于最短,最直接的电力通道。

    关于地面层,L2,L5,我认为最好使它们尽可能大,因为它们将作为EMI的屏蔽层;只保留防区供您的视野通过(有大于20密耳的间隙,以防止信号噪音进入地面)。

    我不确定您将PFC部分下的电源平面留空是什么意思。 如果你想在PFC功率级下打开L2上的接地,那么不会,我会出于上述原因将地面飞机留在下面。

    您可以使用JP2的信号层。   这可能是因为设计师没有多个信号层的奢华。

    此致,

    射线

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Ray,

    谢谢你。

    很抱歉不清楚镜像。

    在EVM中,所有迹线(包括接地平面和电源平面)都在底层进行编辑。
    通过镜像,我的意思是,我是否应该编辑与所有其他图层底部平面完全相同的平面?
    我猜不是你上面的解释-如果我错了,请纠正我。
    那么,最佳做法是,我应该填充接地层,并保持电源接地和信号接地之间的隔离?

    谢谢!
    Tomer

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Tomer,您好!

    不需要镜向其它图层上的基准面。

    是的,请尽可能填充接地平面,并将信号接地和电源接地分开。

    此致,

    射线