This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS2378:PoE PD GND 连接

Guru**** 2553260 points
Other Parts Discussed in Thread: TPS2373

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1118008/tps2378-poe-pd-gnd-connection

器件型号:TPS2378
主题中讨论的其他器件:TPS2373

大家好、

我对非隔离式 PD GND 连接有疑问。

有两个预期的 GND 连接。
1:两个不同的 GND
2:公共 GND

如果系统现有两个电源(48V_PoE 和24V_ADP)、我附加了 PowerPoint、解释了我的假设。
1:有两个 GND、因此一旦施加24V_ADP、系统电压变为24V_ADP。
#2:有一个公共 GND、因此即使提供24V_ADP、48V_PoE 也被优先作为系统电压。

我的假设是否正确?

通常情况下、PoE PSE 是隔离式的、因此我们不需要考虑#2情况。

e2e.ti.com/.../PoE_5F00_PD_5F00_non_5F00_isolated.pptx

此致、
Kai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kai:

    请查找所附图片。

    当 PD IC 内的 NMOS 闭合时、两个接地端(VSS 和 RTN)可以短路。 否则、它们是两个不同的 GND。

    当您有一个辅助电压源时、通常使用辅助电源检测功能。 APD 引脚连接在分压器的中点。

    当24V_ADP 辅助电源关闭时、APD 上的电压将低于1.5V。 48V_PoE 启动浪涌结束后、NMOS 将关闭。 下游转换器输入电容器(C_BULK)的稳态电压将约为48V。

    当24V_ADP 辅助电源打开时、APD 上的电压将高于1.5V。 然后 NMOS 将打开至断开的 VSS 和 RTN。 下游转换器输入电容器(C_BULK)的稳态电压将约为24*sqrt (2) V

    此致、

    Diang

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Diang:

    我还有两个关于 TPS2373EVM Q6功能的问题。

    [问题1]

    我对 TPS2373EVM 上 Q6的理解是,在这种情况下,可以确保 FET 散热并充当二极管,对吧?

    客户认为48Vpoe 始终高于24Vaux、因此即使 FET 桥接已接通、也可能没有24Vaux 到48Vpoe 的反向电流。

    在这种情况下、我们能否移除 Q6 (Q6 short)、因为从24Vaux 到48Vpoe 没有反向电流、并且没有足够的空间在板上实现它?

    如果 Q6短路、我认为有两个电流环路。

    它的缺点是电流消耗增加、但如果有任何其他问题或疑问、请告知我。

    1:红色电流环路:

    #2:蓝色电流环路:

    [问题2]

    如果您对移除 Q6 (Q6简短描述)有任何疑虑、您能告诉我吗?

    此致、

    Kai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kai:

    我不是该电路的设计人员。 我现在将根据我的理解猜测答案、我将确认设计此原理图的一些人。 我会在与他们交谈后再回来。  

    [问题1、我的猜测]:我的理解是相同的、Q6电路是为了在施加适配器电压时防止 FET 导通(然后只有体二极管可以工作)。 如果这是 Q6的唯一用途、我想您可以将 Q6短接。  

    对于红色环路、我认为 VDD-VSS 电压在2*V_zener + V_EB + V_be + V_R14上下降。 V_zener 大约为8.2V;V_be 和 V_EB 可能为0.7V;R_14接受其余的电压差。  

    对于蓝色环路、它可能存在、也可能不存在、具体取决于 TPS2373内部的热插拔 NMOS。 如果此 NMOS 关闭且 PoE 侧 发送 的电压仍高于适配器电压、则表示存在体二极管反向偏置、并且蓝色环路不可导通(请参阅我上一个答案中的电路图)。  

    [问题2]:在与原理图设计人员进行检查后、我稍后会回到您的问题。

    此致、

    Diang

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kai:

    我听说 Q6相关电路也是为了在检测和分类期间使电路保持关断状态;并减小这些 FET 的栅极环路的泄漏电流。

    建议 将这些器件保留在电路中。 如果客户想要移除这些器件、则需要自行进行分析和测试。

    此致、

    Diang

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kai:

    我现在将关闭 该线程 

    如果您需要进一步的帮助、 请回复我的电子邮件(d-xing@ti.com)、我很乐意为您提供帮助。

    此致、

    Diang