This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS2663:如何使用 VPGTHR

Guru**** 2589245 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1127441/tps2663-how-to-use-vpgthr

器件型号:TPS2663

尊敬的 TI 支持团队、我对 TPS26631的 PGTH 功能有疑问。

PGOOD 在 VPGTHR 变为高电平时是否存在任何条件?

当 PGOOD 为低电平时、PGOOD 是否会在 VIN = Vout 而不 是 PGTH 设置的电压时变为高电平?

谢谢

此致、

渡边

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的  Watanabe:

    请在下方查找我的评论

    PGOOD 在 VPGTHR 变为高电平时是否存在任何条件?

    Rakesh:- 为了使 PGOOD 保持高电平、必须完全增强内部 FET 以及 PGTH >1.2V

    当 PGOOD 为低电平时、PGOOD 是否会在 VIN = Vout 而不 是 PGTH 设置的电压时变为高电平?

    Rakesh:-否

    此致、

    Rakesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Rakesh

    感谢您的重播。

    栅极增强型(HS_FET)变为高电平的条件是什么?

    此致、

    Watanbe

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Watanbe、

    栅极必须超过 VIN+3V  才能使栅极增强型(HS_FET)变为高电平

    此致、

    Rakesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢  Rakesh

    请告诉我以下三个问题。

    (1)上面提到的栅极是指方框图的哪个部分?

    (2)在上面的方框图中、当 PGTH > 1.2V 时、PGTH 的迟滞比较器的输出变为低电平、PGOOD 不变为高电平?

    (3)当 SHDN 端子断开时、RS 触发器的输入端子 R 是否始终为低电平?
    通过检查我们的系统、当 SHDN=OPEN 且 PGTH 低于阈值时、PGOOD 变为低电平。
    在方框图中、如果 R 始终为低电平、PGOOD 似乎永远不会变为低电平、因此行为不匹配。

    此致、 Watanabe

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、 Watanbe、

    1A)内部 FET 的栅极

    2A)您说得对、PGTH 比较器的极性应相反。

    3A) 我们将检查此问题并返回给您。

    此致、

    Rakesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢  Rakesh

    1A)您能否告诉我内部 FET 的栅极在栅极控制逻辑中超过 VIN+3V 的条件?

    2a)您的评论" PGTH 比较器的极性应反转"的意思是什么?
    它是 PGTH 比较器的输出吗? 还是输入?

    3A)好的。

    此致、 Watanabe

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、 Watanbe、

    1A)当 Swen 为高电平时

    2A)

    3A) 当 SHDNb 打开时、它在内部被拉至高电平、然后 PGTH 引脚将决定 PGOOD 输出的状态。 如果 PGTH 为低电平、PGOOD 为低电平、且 PGTH 为高电平、则 PGOOD 为高电平。 因此、SHDNb 和 PGTH 信号的或门是正确的。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、 Rakesh、

    1A)我认为、在启动期间、当 Vout 达到 Vin (Vin_sys)时、Swen 会变为高电平、但在方框图中、比较器的输出相反、因此在 Vout 达到 Vin (Vin_sys)之前、Swen 会变为高电平。 我的想法是否正确?

    2a)我明白了。 谢谢你。

    3A)如果 SHDN 开路并在内部上拉至2.7V、SHDNb 将始终为高电平、因此无论 PGTH 的状态如何、或门输出都将始终为高电平。 或门输入的 SHDNb 是否反向? 还是输出 SHDNb 的比较器的极性相反?

    此致、 Watanabe

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    让我检查一下、然后返回给您!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、 Watanbe、

    1A)正确。 当 IN_SYS 高于比较器的+ve 输入时、比较器的输出为0、然后在进入与门之前进行反向

    2a)好的

    3A)明白你的意思.. SHDNb 应为取反。 现在、有道理。

    此致、Rakesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、 Rakesh、

    感谢你的答复。

    1A)上述比较器输出是否仅在反向连接中变为1并在进入与门之前进行反向?
    在这种情况下、我认为 PGOOD 会在启动时 Vout 开始上升的同时变为高电平。但是、在数据表的图21和我们的系统中、当启动时 Vin = Vout 时、PGOOD 会变为高电平、因此我认为它与方框图不匹配。

    3a)我明白了。谢谢。

    此致、 Watanabe

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、 Watanbe、

    是否仅在反向连接中、上述比较器输出变为1并在进入与门之前被否定?

    Rakesh->Yes

    我们的设计人员确认上述电源正常模块是正确的。  您能否逐步说明它不匹配的地方。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、 Rakesh、

    感谢您的确保。

    >我们的设计人员确认上述电源正常模块是正确的。  您能否逐步说明它不匹配的地方。

    →确定。

    μ・方框图操作(正常启动)

    ①SWEN Ω 在输入 Vin 后变为高电平、并超过 PORb 和 UVLO 阈值。

    内部 FET 的②the Ω 栅极超过栅极控制逻辑中的 VIN+3V。

    ③At 在 FET 导通且 Vout 开始上升的同时(延迟为1.3ms)、它在 RS 触发器中设置、PGOOD 从低电平变为高电平。

    ・数据表和系统中的图21

    Vout 完成上升后、PGOOD 变为高电平

    (在确认时、PGTH 引脚的电阻如下所示)

    此致、 Watanabe

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在 dVdT 模式下启动期间、栅极被控制为源极跟随器、并且内部 FET 的栅极在 Vout 变为等于 Vin 前不会超过 VIN+3V