请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
在为通常需要大输入电容的 FPGA 供电时、如何确保器件的环路稳定性?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
在为通常需要大输入电容的 FPGA 供电时、如何确保器件的环路稳定性?
通常、在我们的数据表中、我们为每个器件提供了建议的最大输出电容。 要为输入电容在600-800uF 范围内的 FPGA 电源轨供电、这就成为一项挑战。 电源轨下极高的分布式电容可能会导致环路稳定性问题。 因此、建议在各个应用中为我们的器件执行环路稳定性测量。
最佳替代方案是 TPS54x18系列。 具有外部补偿的器件具有更大的灵活性、可支持更大的 Cout。 但是、解决方案尺寸将会大得多。