This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS40428:加电和断电

Guru**** 1818760 points
Other Parts Discussed in Thread: TPS40428
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1029858/tps40428-power-up-and-power-down

器件型号:TPS40428

您好!

请参阅 TPS40428数据表中的以下 snip。 我们能够满足加电要求。

关断要求是否同样重要? 请参阅我们的设计断电。

功率级的黄色 VDD (5V)和绿色 PWM 信号。

此致、

Srinivas

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Srinivas、

    是的、断电 也很重要、并且在 PWM 开关操作完成前应保持 VDD。

    您显示的波形中的问题是、当 VDD 变小时、功率级仍在打开/关闭。   当 VDD 为 FET 栅极驱动器提供电压时、FET 可能会在线性模式下运行、这会产生高功率损耗、并可能导致潜在的风险甚至损坏器件。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的唐青泉:

    感谢您的回复。

    请参阅我们定制板中的以下 Vin、+12V (绿色)和 VDD、+5V (黄色)断电。  

     

    我将介绍 SLVUA86、在第6.4节中、我们提到了上电和断电顺序。

    在我的设计中、无法打开/关闭 PWM。 作为 Vin、 将生成+12V 施加+5V (VDD)、并且我将通过在 CNTL1引脚上添加电容来延迟 TPS40428的启用。 因此、我可以保证功率级 VDD 稳定之前没有 PWM 信号。

    断电:VIN (+12V)首先关闭、然后是 VDD (+5V)。 我无法控制关闭 PWM。   

    在 FET 损坏的电路板中、不符合加电和断电顺序、即在 VDD 达到4.5V 之前、PWM 信号可用。 因此、我不确定是加电还是断电造成了损坏。

    谢谢、

    Srinivas

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Srinivas、

    对于断电、您能否在12V 和 VDD 之间增加更多延迟? 正如您可能看到的、当 Vin 约为5~6V 时、VDD 正在变小。 它已经过改进、但在 VIN 下降期间、FET 仍然会产生额外的功率损耗和热量。 最好在 VDD 下降之前先等待 VIN 完全关闭。

    不正确的加电/断电顺序不会 在每个周期中造成损坏、但  存在损坏的风险。 强烈建议遵循数据表中的建议 、以防止 在下电上电期间出现问题。