This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LM5069:dV/dt 电路和纹波电压的杂散关断

Guru**** 2539500 points
Other Parts Discussed in Thread: LM5069

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/987687/lm5069-spurious-shutdown-with-dv-dt-circuit-and-ripple-voltage

器件型号:LM5069

在测试 LM5069作为电机驱动电路的主输入开关时、我们遇到了一个奇怪的问题。 当电机旋转时(高电流、高 di/dt、V_IN 和 V_OUT 上的纹波为0.5V)、栅极节点放电-最终、主开关 FET 进入线性模式。 在某些情况下、输出电压下降、LM5069进入 FET 电源关断状态、而在其他情况下、它在电机电流下降时恢复。

我们假设: V_OUT 纹波电压通过 FET 输入电容馈入栅极节点(本例中为~12nF)。 Q2可在负向纹波电压上快速对 C_dv/dt 进行放电、但对栅极节点进行充电 会因 C_dv/dt 而减慢。 因此、在纹波电压延长的时间段内、C_dv/dt 将逐渐放电。

在示波器中:C1是栅极节点、C3是 C_dv/dt;C2是 Vout、C4是 Vin。

我们可以在仿真中重现此行为、其中 LM5069的栅极输出建模为16uA 电流源+ 12V 齐纳二极管:V_IN 添加的纹波电压会逐渐使栅极节点放电。

是否有任何建议的方法可以防止这种情况发生? 到目前为止、我们的方法是在 Q2基极中添加一个齐纳二极管、以延迟 C_dVdt 的放电。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    忘记添加图片: C1是栅极节点、C3是 C_dv/dt;C2是 Vout、C4是 Vin。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    欢迎使用 E2E。

    输出电容是多少? 您能增大它并检查一下。

    为了最大程度地减小栅极上开关纹波的影响、您能否按如下方式修改电路并进行测试。

    请告诉我这些信息是否对您的系统有所帮助。

    此致、Rakesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Rakesh、

    感谢您的快速响应和电路建议。 将在未来几天内进行原型设计并返回给您。

    输出电容为多 mF、增加它不是系统选项。

    此致、Lorenz

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Lorenz、

    还应将1~10uF 陶瓷电容靠近 LM5069的 FET 拉电流/输出引脚放置。 这有助于减少与栅极的耦合。

    此致、Rakesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢、这解决了问题-高纹波条件下的寄生关断现已消失。 感谢您抽出宝贵的时间和考虑因素。