你(们)好
使用 LM73100的 EVM 制造 Oring 电路、当其中一个没有输入时、
在没有电的情况下、LM73100在 dV/DT 引脚处有泄漏、当输入电压为19V 时、该引脚大约为16.XV
是否会对 IC 造成损坏?
2、为什么会有漏电设计、这是正常现象?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
你(们)好
使用 LM73100的 EVM 制造 Oring 电路、当其中一个没有输入时、
在没有电的情况下、LM73100在 dV/DT 引脚处有泄漏、当输入电压为19V 时、该引脚大约为16.XV
是否会对 IC 造成损坏?
2、为什么会有漏电设计、这是正常现象?
你(们)好
1.您是否对 EVM 进行了任何更改?
19V 输入、因此在测试时、将 R11/R17调整为118K、移除 D2/D8、R24为上部
2.你是如何制造 ORing 电路的? 您是否使用了同一 EVM 上提供的两个通道?
客户使用同一 EVM 的两个通道进行测试
您要在一个输入端施加19V 电压并使其他输入为零?
是的
没有输入的 LM73100有泄漏? 16.XV 是什么意思? 漏电意味着电流流入/流出 dVdT 引脚? CDVDT 电容值是多少?
当 J5输入19V 直流电压时、U1正常工作、但 U2不工作;在测量 U2的周围电压时、发现 TP14 (dvdt2)的电压为16.78V