This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCD8220:不输出发送时钟信号 OUT 引脚。

Guru**** 2540720 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/996966/ucd8220-the-sending-clock-signal-out-pin-is-not-output

器件型号:UCD8220

在当前情况下、OUT1和 OUT2没有波形输出。 根据数据手册的操作、上电会在发送时钟信号之前等待 CLF 为低电平、但 CLF 始终为高电平。 即使忽略 CLF 信号、发送时钟信号 OUT 引脚仍不输出。

ILIM 设置电压为650mV。

2. CLF 电压为3.3V

3.控制电压为3.3V

4. CS 电压为0V

ISET 电压为1.85V

6. CLK 设置频率为100k,占空比为50%。

7.补充:PVDD 电压为10.6v。

在设计电路时、该芯片是否特别注意? 如何解决无驱动信号输出的问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    利东

    对拖延表示歉意。 我们正在尝试获取硬件以重新创建您看到的内容。 您可以通过 john.stevens@ti.com 向我发送电子邮件、 我们将通过电子邮件为您提供支持吗?

    此致、

    John

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Lidong,

    根据数据表、CTRL 需要您的电路中的上拉电阻器、以便在启动时清除 CLF、从而允许 IC 开始接收 CLK。 请参阅参考设计如何在 CTRL 引脚上执行上拉:  

    www.ti.com/.../slva578.pdf

    如果在向 CTRL 添加上拉电阻后、在初始启动时仍然无法使 CLF 处于低电平、请按照 John 的建议继续发送电子邮件。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    另请参阅数据表7.3.7如何清除 CLF。