This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS2663:PGOOD 延迟时间

Guru**** 2587365 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1001843/tps2663-pgood-delay-time

器件型号:TPS2663

我将在新设计中使用 TPS26631。  超过 PGTH 阈值(~ 1.2V)与 PGOOD 信号变为高电平有效之间的延迟时间是多少?  

我看到在上升沿、PGOOD 延迟(去毛刺脉冲)时间规格(Tpgoodr)通常为1.3ms。  这是在 PGOOD 信号应变为活动状态时还是仅延迟验证 PGTH 阈值是否仍高于1.2V?

我看到 PGTH 阈值超过1.2V 与 PGOOD 信号变为高电平有效之间的延迟接近10ms、我希望验证这些信号的时序是否正确、因为我最初假设 PGOOD 信号在1.3 ms 抗尖峰脉冲时间后转换为高电平 已过期、但情况并非如此。

谢谢、

Jonathan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、 Jonathan、

    如果内部栅极增强型"栅极增强型(HS_FET)"、则应用1.3ms 的延迟。

    您能否分享您的测试波形(Vout、PGTH、PGOOD)以进行澄清  

    此致、  

    Rakesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    使用的 CdVdT 值是多少?