This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS25940:当输入电压为0时、FLT 和 PGOOD 处于什么状态?

Guru**** 2385940 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/994992/tps25940-what-status-would-flt-and-pgood-be-when-vin-is-0

器件型号:TPS25940

大家好、

如果我移除 Vin、FLTb 引脚将处于什么状态 ? 数据表中的测试结果显示 FLTb 引脚将保持低电平。 虽然数据表还告诉  我们"V (IN)降至 V (UVF)= 2.1V 以下会复位 FLTb"、这意味着什么? 它 似乎表示由于器件已断电、FLTb 将更改为高电平。 因此、请帮助确认 FLTb 的状态。 此外、移除 Vin 时 PGOOD 引脚的状态(器件断电)。

谢谢!

李杰登

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jayden、

    移除 VIN 后、VIN 将小于 V (UVF)=2.1V、然后器件将无法获得正确操作内部电路以驱动 PGOOD 和 FLT 引脚所需的最小电压。 假设您使用电阻器将 PGOOD 和 FLT 拉至某个电源。 现在、当您移除输入电源 时、FLT 和 PGOOD 将变为低电平大约几秒钟、这会因器件而异、在该持续时间之后、它们将变为高电平。

    此致

    Kunal Goel