This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CSD23280F3:PSpice 仿真

Guru**** 2382560 points
Other Parts Discussed in Thread: CSD23280F3, CSD23285F5
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/992391/csd23280f3-pspice-simulation

器件型号:CSD23280F3
主题中讨论的其他器件: CSD23285F5

大家好、

你好。

我们的客户正在使用 PSpice for TI 对 PMOS CSD23280F3进行仿真。 但当 Vgs=0时、他仍然可以看到从源极到漏极的电流。 当 Vgs=0时、他不希望看到流经 PMOS 的电流。 他看到大约20mA 的峰值。


对于 CSD23280F3或 CSD23285F5、pspice 模型是否精确地对泄漏电流建模?

请参阅随附的仿真文件。

e2e.ti.com/.../Leakage_5F00_current.zip

谢谢、此致、

艺术

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Art、

    感谢您的查询。 我修改了电路并对栅极至源极进行硬短路、我仍然从偏置点仿真中获得21mA 的漏源极电流。 当我将 FET 更改为 CSD23285F5时、漏源电流降至3.4nA。 我怀疑 CSD23280F3型号可能存在问题。 现在尝试弄清这一点、并在我获得更多信息后立即更新您。

    谢谢、

    John Wallace

    TI FET 应用

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您关注这个 John!

    艺术

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Art:

    在这个模型中、漏极和源极引脚似乎被交换。 我正在努力解决此问题并将其发布。 同时、我建议交换原理图中的漏极和源极引脚。 我已经验证了这在 PSpice for TI 中是有效的。 很抱歉给您带来的不便。

    谢谢、

    John

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    不用担心 John。 非常感谢!

    艺术