This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC24612:UCC24612-1DBVR、第一个 VG 引脚的驱动器波形异常

Guru**** 2386600 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/964444/ucc24612-ucc24612-1dbvr-abnormal-driver-waveform-of-the-first-vg-pin

(笑声)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Gabriel

    在此感谢您关注 TI。 我很乐意将您的请求分配给相应的团队以提供支持。 请在星期四前回复。

    BR、

    云生

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Gabriel

    波形显示 SR 开启最短导通时间。 这是由长时间的漏电感复位时间和与输出电容的 Lk 谐振引起的。

    以下是解决此问题的一些建议:

    降低漏电感

    2.缓冲电路上的上升钳位电压:增加与 Cclamp 并联的缓冲电阻。 Cclamp 小幅减小

    3.选择具有小 COSS 的 MOSFET

    4.使用标准二极管代替 Ultra/Fast 恢复二极管,以更强地阻尼到 COSS 中的漏电感谐振。

    希望这能为您提供帮助。

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Gabriel,í a

    波形显示 SR 在最短导通时间打开。 我相信,当你首次提出这个问题时,这仍然是同一个问题。

    您是否逐一尝试了我的建议,并比较了实施解决方案前后的波形?

    我认为我已经通过电话会议详细说明了根本原因和解决方案。 为什么会再次询问相同的问题, 而波形提供的信息比上次少。

    首先,请与客户保持一致,然后共享更多详细 信息,这样我们就可以帮助您和客户 更有效地解决此问题。

    谢谢。