你好。
我最近完成了使用 TPS63070稳压器的设计。 遗憾的是、我忘记在使能引脚上添加电阻器、并将其直接连接到输入端。 我是否需要对我的设计产生任何问题?
此致
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
结果是、我无法在接下来的几天内上传原理图、我重新上传了上面的图片、并添加了原理图中可以找到的所有其他信息、希望这有所帮助。
关于 PCB 布局:我被引用的是最小钻孔直径、这使我无法在 PGND 引脚附近添加额外的过孔、并使电感器的花哨连接成为 EVM 板布局中可以看到的限制。 此外、电感器制造商建议保持端子之间没有任何接地不良的区域。 因此、我尝试使用覆盖 VSEL、FB2和 PS/S 引脚的覆铜来建立正确的 PGND 连接、这些引脚无论如何都需要接地。 为了保持 GND 偏移较低、我直接在器件的 GND 引脚上连接 AGND 和 PGND、老实说、我不确定这是不是一种合理的方法。 如有任何建议,将不胜感激。
此致