您好!
我们计划通过1.8V 逻辑电平微控制器控制此部件、而输入电压至 TPS62740为3.2V。
在这种情况下、是否需要将 VSELn 高电平驱动至3.2V 以避免静态电流增大?
此外、 指定的 VIH TH、max 也是 1.1V。
提前感谢您的帮助!
Faizal。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、Faizal、
对于降压转换器、Vout 应始终小于 Vin。 我们没有100%的效率。 因此、请将 Vout 设置为低于3.2V 的 Vin (通过选择相应的 VSELn 组合)。
参数 VIH 和 VIL 与引脚 EN、CTRL、VSELn 的逻辑高电平和逻辑低电平有关。 它与输入电压值没有关系。 这意味着、如果您施加1.1V 电压、引脚将检测到逻辑高电平、当它为0.4V 时、它将检测到逻辑低电平。
如果这说明了您的问题、请点击"解决"按钮。 如果您需要进一步的帮助、请随时联系我们。
此致、
Febin
您好、Faizal、
我知道这里的输入电压是3.2V。 因此、很显然、Vout 应小于该值。
如前所述 、VIH 和 VIL 参数与引脚 EN、CTRL、VSELn 的逻辑高电平和逻辑低电平有关。 它与输入电压值没有关系。
对于 EN、CTRL、VSELn、在这种情况下、可以安全地运行至3.2+0.3V。 但 VSELn 需要再次设置为小于3.2V。
对于 CTRL 引脚:1.8V,它将是一个逻辑高电平(因为大于 VIH 1.1V)并且输出负载被启用。 当 CTRL 引脚设置为高电平时、DCS 控制块的静态电流将增加到典型值。 12.5µA μ A。
静态电流是指器件未切换时的电流。 (EN 为逻辑高电平)。 VIH"值" (逻辑高电平为1.1V 及以上;逻辑低电平为0.4及以下)不会对 Iq 产生影响。 它取决于逻辑条件。
请解释 击穿电流是什么意思? 您是指浪涌电流吗? 它同样不依赖于值、而是逻辑条件-高电平或低电平。 数据表中给出的阈值是仅用于检测 这些引脚的高逻辑电平或低逻辑电平的最小/最大值。 浪涌电流还取决于输出负载和电源电压上升。
请参阅电气特性(第5页)、根据 您的引脚条件找出工作静态电流。
希望我能解释一下您的问题。 如果您有其他问题、请告诉我。
此致、
Febin
谢谢 Febin。
很明显、逻辑电平控制信号电压(VSEL、CTRL 等)不得超过 Vin+0.3V。
还可以清楚地看到、CTRL =使能意味着更大的静态电流。
您似乎表示无需将每个控制信号 (对于 VSEL) 从外部电平转换为(Vin = 3.2V)。
通过击穿电流、我意味着当逻辑电平控制输入端的任何 P 沟道和 N 沟道器件同时部分导通时、CMOS 击穿。
使用 该器件时、似乎不需要将每个控制信号(对于 VSEL)的电平转换为 Vin=3.2V。
此致、
Faizal。