This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CSD15380F3:用作电平转换器?

Guru**** 2381080 points
Other Parts Discussed in Thread: CSD15380F3, CSD13380F3
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/885040/csd15380f3-use-as-level-shifter

器件型号:CSD15380F3
主题中讨论的其他器件: CSD13380F3

我有一个新的调试设计、它在两个不同的位置使用 csd15380f3、其中一个有效、另一个无效。 您能不能看一下我的两个应用程序、看看我是否做了一些错误?

工作:

我有一个具有 Config_DONE 开漏输出和开漏 StatusZ 输出的 FPGA、两者均上拉至1.8V。 当这些信号中的一个或另一个来自 FPGA 的高阻态并上拉至1.8V 时、LED 会按预期亮起。 LED 的正向电压为2V

不工作:

该电路应允许外部控制器发送电源不良信号(FMT_PG_VCCIO)、而我当前将其悬空。 我将单独为 VCCIO 供电、并尝试在0V - 5V 范围内工作、但无论 FET 的栅极输入如何、它都不会开始导通。 源的测量值始终为0V

我是否以不受支持的方式使用 FET? 我已经对电路板上的所有封装进行了三重检查、它们都是正确的。 我有5个板显示完全相同的症状- U54-56工作正常、U51不工作、因此我不认为这是组装问题。

提前感谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ben、

    感谢您的查询。 对于工作应用、我要提醒您、指定 RDS (on)的最小 VGS 为2.5V。 您将栅极上拉至1.8V、小于2.5V。 如果您查看数据表中的图7、可以看到这是曲线的陡峭部分、其中 RDS (on)随着 VGS 的降低呈指数级增长。 幸运的是、您不会驱动任何大电流、因此您可能不会在此应用中看到任何问题。 然而、由于工艺变化而导致阈值电压的微小变化可能会导致 FET 导通问题。 如果您有任何问题、我们还有一个替代产品 CSD13380F3、该器件采用与额定 VGS = 1.8V 时 RDS (ON)相同的封装和引脚排列。

    对于不工作的应用、这是一个高侧开关、您需要确保将栅极上拉至高于您在漏极开关的电压。 当 FET 导通时、源极电压=漏极电压(减去 RDS (on)上的小压降)、VGS = Vgate - VDRAIN。 在您的应用中、VGS = VCC_IO - P1V8_LDO。 同样、您需要确保 VGS > 2.5V 以保证 RDS (on)。 还请记住、该 FET 在栅极和源极之间具有 ESD 保护二极管。 如果源极电压>栅极电压的结点压降超过一个、它将正向偏置 ESD 二极管并将 VGS 钳制在负结点压降。

    我建议在 FET 应该导通时测量 VGS。 当 FET 导通时、您将通过 FET 拉取多少电流? VGS = 2.5V 时的最大 RDS (ON)为4欧姆。 您需要大约450mA 才能在4欧姆电阻上降低1.8V。 我将关闭这个 e2e 线程。 如果您有其他问题、请随时通过 TI.com 电子邮件地址向我发送电子邮件。