This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] WEBENCH®︎工具/LM5010:LM5010在输出端提供恒定~7V 电压

Guru**** 2551490 points
Other Parts Discussed in Thread: LM5010, LM5164

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/944030/webench-tools-lm5010-lm5010-giving-constant-7v-at-output

器件型号:LM5010
主题中讨论的其他器件: LM5164

工具/软件:WEBENCHRegistered设计工具

您好!

我使用 LM5010在整个输出范围内生成12V/1A。

我使用 Webench 生成了以下电路:

我的最终原理图是在根据数据表计算分压器电阻器值后出现的:

我已经按照布局指南设计 PCB、但在设计 PCB 后、即使我用8.2kOhm 和10kOhm 替代 R2、也能提供恒定7V 输出。

另一个问题是 C3和 C6的值对于电路正常运行有多重要、因为我无法使用万用表验证其值。

此致、

Anurag

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    我做了一 个基于仿真的 TI Spice 仿真,它可以提供12V 电压。 您能不能帮助测试波形 ,特别是 FB 和 SW。  

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Daniel、您好!

    感谢仿真结果、它真的很有帮助。

    让我检查示波器上的 FB 和 SW、然后返回给您。

    此致、

    Anurag

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Anurag 您好:

    谢谢  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Daniel、您好!

    以下是示波器上观察到的 VSW 波形:


    此致、

    Anurag

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    器件是在空载还是满载条件下工作?

    CH2是100mV/div、而 CH2的位置是0?

    它看起来是高侧未完全导通。

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Daniel、您好!

    我尝试了另一个组装好的 PCB。

    它在输出端为我提供12V 电压、但一旦我连接12V/250mA 负载、它将降至~5V-4V。

    它在仿真上工作正常、但在实际电路上工作不顺利。

    在示波器中、我在输出端得到一些方波、这并不是均匀的12V。

    我应该按照数据表中的建议添加纹波抑制电路、还是由330uH (更高值)电感器导致的?

    您能否验证以下原理图的布局:

    此致、

    Anurag

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    C7额定电压是多少? 您是否可以尝试增加它或再添加一个与 C7并联的器件?

    使用100V 二极管查看任何帮助。

    发生问题时、请帮助获取 SW 波形和 Vo 波形。

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    C7为25V、我尝试再添加一个并联的电压以使其达到20uF。

    我将尝试100V。

    此致、

    Anurag

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这是 VIN 为50V 时的 SW 波形。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    时间是否为100ms/div? 更像是 Vo 启动然后下拉波形、而不是 SW。 没有任何浮肿。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Daniel、您好!

    很抱歉耽误你的回答。

    是的、它是100ms/div、如果它的 Vo 启动、那么如果它重复它本身、我应该怎么做。

    此致、

    Anurag

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    负载条件是什么?  您能否还检查 SS、VCC 和 SD 波形。 通常情况下、Vo 下拉菜单应为器件上的某些关闭信号。

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Daniel、您好!

    似乎没有开关。

    我已经尝试过两种不同的12V 电路、一种也是10V 电路。

    但它们似乎都不起作用。

    这是使用 TI 计算器计算值后的电流原理图

    您可以看到 R2为3k、R1为1k、这与 LM5010EVAL 中提到的原理图相同

    它专为10V 设计。

    我已经使用48V-52V 测试了这个电路、下面是我获得的输出:

    当我连接负载时、即使在10mA 时、它也会立即下降。

    如您所见、它为0V。

    另一件事是、我已经尝试检查 SW 引脚、以查看是否正在进行切换、接下来是 SW 输出;

    它似乎是输出电压、因为它在同一个12V 基准上并且在负载上下降至0V。

    我也在连接新的布局、尽管我已经在这个布局和之前的布局上测试了这个原理图。

    接下来、我将考虑使用 LM5164、但我不确定这是否起作用。 如果是、我应该考虑使用任何降压控制器吗?

    此致、

    Anurag

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    您能否尝试将纹波注入配置为3类?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Daniel、您好!

    我在相应计算后尝试了以下原理图:

    我介绍了 C6、C9和 R5。

    但是、电流为200mA 时、电压仍降至9.3V、电流为300mA 时、电压降至8.5V、电压为500V 时、电压进一步降至6V。

    在反馈中、我将获得峰间纹波3V-4.5V。

    此致、

    Anurag

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    我仔细检查 PCB,您的问题也可能与布局有关,请参阅我们的 PCB 布局数据表。下面是我的建议。

    输入 GND 应连接到芯片的热 DAP、芯片的 AGND 和 RTN 应连接到 DAP。

    由 D1、L1 (Lind)、C2 (COUT)以及 SGND 和 ISEN 引脚形成的电流环路应尽可能小

    3. Isen 导线应较大且厚以处理电流。  

    4. VCC 电容应靠近 VCC 并采用适当的宽度迹线。

    请检查 EVM 布局并按照其进行操作。

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Daniel、您好!

    您可以查看此布局吗?

    您能告诉我为什么 LM5010 EVM 的底部接地层上有间隙(垂直线和过孔周围的电弧)、请参阅第6页:

    此致、

    Anurag

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    EVM 是旧设计、我不知道原因、但我认为可以用 GND 覆铜来填充该间隙。

    我认为您的布局仍然可以改进、FB 走线宽度较长、这将更容易受到噪声干扰。

    您可以遵循数据表 WSON 布局公例