This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS659037:用于 AM571x 开发套件评估模块的 TPS659037

Guru**** 2390735 points
Other Parts Discussed in Thread: AM5718
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/943239/tps659037-tps659037-when-used-on-am571x-development-kit-evaluation-module

器件型号:TPS659037
主题中讨论的其他器件:AM5718

您好!

我使用的是 AM571x IDK EVM (器件型号 TMDXIDK571x)、该 EVM 具有一个连接到 TPS6590379 PMIC 的 PWRON 引脚的按钮开关、用于为电路板加电。 但是、一旦输入电源(TPS6590379的 VCC1引脚 C7为5VDC)可用、我就需要为我的设计加电。 您会告诉我如何实现这一点吗?  换句话说、我应该对 PWRON C11引脚执行什么操作、以确保在引脚 C7上提供电源时始终加电。

谢谢、  

HSG  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 HSG、

    如果您不需要按钮、则可以将 PWRON 保持悬空。 然后、使用 POWERHOLD (GPIO_7)启用器件。 如果要在电源可用时打开、可以将 POWERHOLD 拉至 LDOVRTC。 此处需要注意的一个重要事项是、这不允许按顺序断电、您只能通过 PMIC 的电源损耗来断电。

    如果您有预稳压器提供的电源正常引脚、则还可以将其用作 POWERHOLD 上 PMIC 的启用引脚。 这可能有助于在移除电源之前实现有序断电。

    有关 PWRON/POWERHOLD 选项的更多详细信息、请参阅用户指南: https://www.ti.com/lit/pdf/sliu011

    谢谢、

    纳斯塔莎

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Nastasha、

    感谢您提供的有用信息。   其他一些相关问题:

     我将把 POWERHOLD (GPIO_7)上拉至 LDOVRTC、以便在电源可用时打开 PMIC。

    1. 借助 POWERHOLD (GPIO_7)上拉至 LDOVRTC、我将需要切断电源以关闭 PMIC。 我是否需要做些什么来确保 PMIC 和 AM5718在输入电源切断时正常(正确排序)、因为将 POWERHOLD (GPIO_7)上拉至 LDOVRTC 不允许按顺序断电?  注意:我看到 了有关使用 AM5718数据表第182页的简要讨论、以及有关 PMIC 的 PORZ 的讨论。   您能进一步解释吗?
    2. 是否需要将 BOOT1引脚上拉至 LDOVRTC 以使 POWERHOLD (GPIO_7)也上拉至 LDOVRTC?
    3. BOOT1引脚接地以及上拉至 LDOVRTC 时有哪些功能?

    谢谢、

    HSG

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 HSG、

    以下是对您的问题的一些反馈:

    1.如果将 POWERHOLD 上拉至 VRTC,则在检测到 UVLO 时所有电源轨将同时关闭。 由于数字电压轨的低电平速度快于电源轨、因此可能满足 PORz 条件、但由于存在原理图和布局依赖性、因此需要在系统上进行测试。

    此外、了解 PMIC 面临的风险也很重要、方法是在存在负载时切断电源。 请参阅数据表中的第6.2.2.7节、其中包括因断电而导致关断的设计风险。 如果不符合我们的布局建议、则有损坏 PMIC 的风险。

    2. BOOT1可上拉至 VRTC。

    3.如果您使用 PMIC 的热复位功能(nRESWARM),则 BOOT1应上拉为高电平。 当拉至高电平时、RESET_OUT 引脚将在热复位期间切换。 处理器需要进行此切换才能正确执行热复位。 如果不使用热复位功能、则可以将该引脚接地。

    谢谢、

    纳斯塔莎