This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS1663:过载检测

Guru**** 2540720 points
Other Parts Discussed in Thread: TPS2662, TPS2660, TPS1663

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/956998/tps1663-overload-detection

器件型号:TPS1663
主题中讨论的其他器件:TPS2662TPS2660

您好!

我的客户正在评估 TPS16632。

它们正在测试"输出对地短路"、但是、/FLT 未被置为以下附加文件;

e2e.ti.com/.../TPS16632-short.xls

我认为这种行为与以下波形相同。

我们应该如何在输出对 GND 短路后立即将/FLT 置为有效?

此致、

Kuramochi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kuramochi、

    感谢您的支持!

    正是通过设计架构实现的。 其他选项是使用 PGOOD 输出、但具有~10ms 抗尖峰脉冲时间。

    此致、Rakesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Rakesh-San、

    感谢你的答复。

    >正是这样,设计架构才是如此。  

    这意味着什么?

    器件如何判断浪涌电流是否是通过启动实现的?

    此致、

    Kuramochi  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kuramochi-San、

    该器件可监控电流并判断它是故障电流还是浪涌电流。 在 TPS2660、TPS2662器件中、/FLT 立即生效、但 TPS1663x 旨在启动未知负载、因此/FLT 有效超时设置为1.25s。

    此致、Rakesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Rakesh-San、

    感谢你的答复。

    器件如何区分故障电流还是浪涌电流?

    此致、

    Kuramochi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kuramochi-San、

    浪涌电流由您通过 cdvdt 电容进行设置、故障电流限制由 ILIM 设置确定。 如果浪涌电流达到电流限值、则为故障模式。

    希望它能解答您的问题。

    此致、Rakesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Rakesh-San、

    我的3.6kΩ 将 Ilimit 设置为5A (RLIM=8 Ω)。

    即使输出电流限制超过此类限制、/FLT 也不会被置为上述文件。

    为什么?

    此致、

    Kuramochi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您能否分享测试波形。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我再次连接它。

    e2e.ti.com/.../3364.TPS16632-short.xls

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kuramochi-San、

    /FLT 将针对过载电流置为有效、而不是在短路后立即置为有效。  

    您的测试波形显示了 TPS1663器件的正确行为

    此致、Rakesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Rakesh-San、

    TCL_PLIM_FLT (dly)被指定为1.6ms (最大值)。

    但是、在达到电流限制值(如已连接) 1.2秒内、/FLT 不会置为有效。

    为什么?

    此致、

    Kuramochi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kuramochi-San、

    1.3ms (典型值)是达到电流限制后的延迟。  

    短路后、器件开始进入"电源短路"场景、 超时为1.25s (如图23所示)

    此致、Rakesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Rakesh-San、

    我还有一个问题。

    在这种情况下、PGOOD 是否会取消置位、即使/FLT 未置位?

    根据方框图、我认为需要将/FLT 置为有效才能将 PGOOD 置为有效。

    此致、

    Kuramochi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kuramochi-San、

    仅当内部热插拔 FET 以11.5ms 的抗尖峰脉冲延迟得到完全增强后、PGOOD 才会置为有效。 因此、对于电源短路条件 、PGOOD 不置为有效。

    这是否回答了您的问题?

    此致、Rakesh