This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS2596:TPS259621

Guru**** 1829660 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/906777/tps2596-tps259621

器件型号:TPS2596

我下载了 TPS259621文件、并使用电子表格中的值运行以下仿真。 UVLO 应为4V、但仿真结果仅为1.5。 我更改了这些值以强制 UVLO 为5V、但器件仍然未开启。 模型中是否有问题、或者我是否只是遗漏了一些东西?

 我想使用该器件、因为我正在处理的项目是热插拔。 当使用 unplugged.e2e.ti.com/.../power-fail-3.TSC 时、9V 电源是保持活动状态的电池

附加的文件

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Steve、

    UVLO 引脚上连接了一个电阻分压器(R6 = 1Mohm、R7 = 430k)。 当输入电压为5V 时、电阻分压器会将 UVLO 上的电压降至1.5V。 如果您更改电阻分压器电路、则 UVLO 引脚上的电压会发生变化。 因此、我看不到 UVLO 引脚功能有问题。

    我看到的问题是 dVdT 电容器设置为47uF。 这将允许极小的浪涌电流进入器件、因此电子保险丝需要很长的启动时间。 您可以将 dVdT 电容更改为较低的值、例如10nF 或22nF、然后运行仿真。 您将看到器件启动成功。 请使用以下链接中提供的设计计算器来设计您的电子保险丝电路。

    https://www.ti.com/product/TPS2596#design-development

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Praveen、

    感谢您的回复、您答对了、UVLO 应为1.5伏。 有一个很高的时刻。 47u 是我的器件上的一个拼写错误、电子表格中出现了47nF。 当我使用47nF 时、仿真不会收敛。 任何大于18nf 的值都不会收敛。 有什么想法吗?

    Steve

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Praveen、

    另一个快速问题。 数据表显示 FLT 仅在过热和 ILM 短路情况下有效。 在 sim 中、FLT 在断电后为低电平。 我假设这是因为 FLT 输出被上拉至一个有效电压(由备用电源供电的系统)并且 FET 的体二极管被打开。 这方面没有电流规格。 微控制器中的上拉电阻最小为20k 将其用作电源故障标志是否安全? 如果是、我可以消除我具有的额外比较器。 备份由微控制器控制、我只是使用仿真中的比较器输出。

    谢谢、

    Steve

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Steve、

    您是否可以尝试在 PSpice 中进行仿真?  

    是的、仅当内部 FET 由于 过热、 过压或 ILM 引脚对地短路而关闭时、才会将 FLT/置为有效。

    FLT/ 是一个开漏输出引脚、需要从外部上拉。 所选的上拉电阻器必须确保 被 FLT/引脚灌入的电流不应超过10mA。 请参阅数据表中的第9.2.4节。

    如果 FLT/上拉至外部电源、即使器件未通电、也可以将其上拉至高电平。