This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LM3409-Q1:触发 UVLO 时 EN 是否下拉?

Guru**** 2538080 points
Other Parts Discussed in Thread: LM3409-Q1, LM3409

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/906763/lm3409-q1-is-en-pulled-down-when-uvlo-is-triggered

器件型号:LM3409-Q1
主题中讨论的其他器件: LM3409

我将使用 LM3409-Q1、如 www.ti.com/lit/zip/dlpr059所示

当系统断电时、FPGA 会根据其自身的 UVLO 电路检测到这一点。 发生这种情况时、FPGA 应将 LED_EN 驱动为 LM3409-Q1低电平。 对于 FPGA、当 VBAT = 9.5V 时应发生这种情况、而 LM3409-Q1的 UVLO 应跳闸为9.9V。

基于上述内容、我希望在示波器捕获中看到的是、当发生 FPGA UVLO 时、LED_EN 信号会变为低电平。 但是、我看到的是、当触发 LM3409-Q1 UVLO 时、LED_EN 信号变为低电平。 LM3409-Q1内部是否存在会导致 EN 引脚在 UVLO 期间被拉低的东西?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Jake、

    我不认为 EN 应该被拉低。  它被拉低了多少?

    如果 EN 被拉至0.5V 以下、它将关闭 VCC 发生器并最终进入低功耗模式。  UVLO 应将其置于待机模式

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Irwin、

    我只是想确认、从 LM3409的角度来看、UVLO 引脚的状态不会影响 EN 引脚的状态。 我必须与 FPGA 设计人员合作进行进一步调试。

    Jake