您好!
在数据表的第7.3.4节中、它指出"电流限制阈值 VCSMAX 定义了 CS 上的电压、无论 CTL 上的电压如何、都将超过该电压、并终止栅极导通时间。" 但是、通过查看第7.2节的功能方框图、CS 引脚上的信号超过 VCSMAX (~0.55V)、似乎会将内部触发器的 CLRB 设置为低电平、然后无论 CTL 上的电压如何、都将栅极输出设置为高电平。 您能否澄清哪一项是正确的?
谢谢、
Michael
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
在数据表的第7.3.4节中、它指出"电流限制阈值 VCSMAX 定义了 CS 上的电压、无论 CTL 上的电压如何、都将超过该电压、并终止栅极导通时间。" 但是、通过查看第7.2节的功能方框图、CS 引脚上的信号超过 VCSMAX (~0.55V)、似乎会将内部触发器的 CLRB 设置为低电平、然后无论 CTL 上的电压如何、都将栅极输出设置为高电平。 您能否澄清哪一项是正确的?
谢谢、
Michael
您好、Michael、
因此、我向我们的团队确认 CLRB 引脚为低电平有效、因为 B 代表 Bar。 这会导致 CS 引脚 大于0.55V 时为高电平、然后 OR-NOT 会为低电平、从而为 CLRB 提供低电平、这意味着触发器会清除输出并强制其为低电平、从而强制与门和引脚门为低电平。
这与数据表中的措辞一致。 谢谢!
如果此帖子回答了您的问题、请将此主题标记为已解决。 谢谢你。
此致、
Michael P.
应用工程师
应用工程师
您好、Michael、
这是有道理的、感谢您将其清除!
非常类似的问题:数据表还指出、VCTL < VZDC (1.5V)将强制栅极为低电平。 如果我跟随 BD、那么低于 VZDC 的 VCTL 看起来会强制第一个比较器处于高电平、并且假设 VCS <.55、则会强制 NOR 栅极为高电平、从而为保持栅极开启的 CLRB 提供高电平。
我的理解是正确还是在某处乱了?
谢谢、
Michael
您好、Michael、
我理解您的说法;我在下表中列出了 OR-NOT 门以及它与 CTL、CS 和 GATE 引脚的关系。 我将其交给了帮助编写数据表的系统工程师。 他应该能够澄清答案或确认是否存在数据表错误。
|
输入 A (非) |
输入 B |
输出(非) |
|
CTL > Vzdc |
CS < 0.55 |
GATE =强制为低电平 |
|
CTL > Vzdc |
CS > 0.55 |
GATE =强制为低电平 |
|
CTL < Vzdc |
CS < 0.55 |
GATE =可以进行开关 |
|
CTL < Vzdc |
CS > 0.55 |
GATE =强制为低电平 |
如果 CT:>Vzdc 且 CS < 0.55、则该器件可自由切换栅极。 否则、这些条件中的一个或两个将关闭它。 但是、当我遵循逻辑时、这不是我找到的结果。
好消息是、该器件已上市多年、其行为与数据表中的文字所述相同。 如果我们需要概念证明、我们可以安排向您或您的客户发送 EVM。 我想存在我们不了解的问题或数据表错误。 我遇到过这两种情况、但我不会说哪种情况更频繁发生。
当我这么做时、我会告诉您!
如果此帖子回答了您的问题、请将此主题标记为已解决。 谢谢你。
此致、
Michael P.
应用工程师
应用工程师