This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC24624:栅极 VG 波形是否正确?

Guru**** 2530270 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/903675/ucc24624-whether-the-gate-vg-waveform-is-correct

器件型号:UCC24624

 您好朋友;

          蓝色表示 VG 波形;

          栅极 VG 波形是否正确? 该波形与演示板的 Vg 波形相同、我认为是正确的;

如何确定波形是否正确?  如果不正确、如何改进? 谢谢你。


           

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    波形正确。  请查看数据表中的图16。  EVM 用户指南中的图10显示了相同的波形。

     

    该栅极驱动器专用于高速。  因此、当首次检测到体二极管导通时、它会以最大电压驱动栅极以实现快速导通、并尽可能降低 Rdson。  随着电流的降低、栅极驱动器将降低栅极驱动器以控制50mV 的 VDS 电压。  这会使栅极驱动器下降、因此当它必须关断时、它处于较低的电压、并且关断 FET 所需的时间不会太长。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Mike;

           非常感谢