This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LM5069:是否可以直接从 LVCMOS 输出驱动 UVLO 引脚?

Guru**** 633105 points
Other Parts Discussed in Thread: LM5069, TPS2490, TPS1663, TPS1653
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1165768/lm5069-can-the-uvlo-pin-be-driven-directly-from-an-lvcmos-output

器件型号:LM5069
主题中讨论的其他器件:TPS2490TPS1663TPS1653

您好!

我们将在现有设计中使用 LM5069替换 TPS2490、因为 TI 没有 TPS2490库存。

LM5069没有逻辑驱动使能引脚、如 TPS2490中所示。 虽然数据表建议在 UVLO 引脚上使用开漏驱动器来实现这一点、但我们希望尽量减少现有设计中的变化。 UVLO 引脚能否直接从 LVCMOS 3.3V 逻辑信号驱动(不连接到 Vin 引脚的分压器)?   需要在上电之前/期间以及在正常运行期间支持此逻辑控制。 LVCMOS 信号上的高电平应启用 LM5069器件、低电平或悬空应将其保持禁用状态。

此致

高拉夫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Gaurav、

    我们可以使用  LVCMOS 3.3V 逻辑信号来驱动 UVLO 引脚、但应避免悬空状态。

    TPS1663、TPS1653是 TPS2490和 LM5069的其他替代产品

    此致、

    Rakesh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您立即回复 Rakesh。

    那么、我能否假设在所有 LVCMOS 3.3V 逻辑为低电平(或小于2.5V)的情况下、将启用内部21uA 电流源、并通过2mA 下拉栅极电流将 FET 保持低电平?

    TPS1663和 TPS1653也没有库存。 因此、我们更愿意坚持使用 LM5069。 开关漏极负载将约为110uF @ 50V、我认为该器件应该可以正常工作。

    此致

    高拉夫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是  Gaurav。 正确。