This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS65132:TPS65132的 VNEG 纹波过大

Guru**** 2386610 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/923274/tps65132-ripple-of-vneg-of-tps65132-is-too-big

器件型号:TPS65132

尊敬的所有人:

在这里、我们使用 TPS65132A 为平板电脑的 LCD 屏幕供电、VNEG 的交流纹波似乎达到700mV、过大。 而我使用引脚2引脚解决方案 NT50358。 纹波要小得多。 我认为这不是正常现象。 期待您的回复。

TPS65132A:AVEE 的(__LW_AT__1)DC

 TPS65132A:AVEE 的(__LW_AT__2)AC

(__LW_AT__3)  :交流、AVEE 为 NT50358 μ F

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jiayu、

    是的、VNEG 轨的700mV 纹波过大。 通常、该纹波应小于50mV。 在此应用中、VNEG 上的负载是多少?  较高的纹波可能是由于该电源轨的电流消耗过大。 默认情况下、该器件在出厂时针对该电源轨上的40mA 电流进行了编程、可通过设置 APPS 位(寄存器0x03中的位6)将该电流更改为80mA。 您能否也分享原理图、以便我可以确保没有问题。

    此致、

    辽卡特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、辽卡特、

    非常感谢您的快速响应。

    (1)在此应用中、负载是实际的 LCD 面板。

    (2)实际上、我们已将 APPS 位设置为"1"、以将负轨的电流能力提高到80mA。 我不确定是否足够、我想申请65132S 样片进行比较测试、但发现它们不是 pin2pin (-a 和-S)

    (3)当然、我可以要求客户向您发送原理图以进行仔细检查。 稍后更新。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jiayu、

    感谢您的回答。 如果负载是 LCD 面板、请仍测量此电源轨上的电流。 获得原理图后、我将查看是否可以发现任何可能导致更高纹波的东西。

    此致、

    辽卡特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jiayu、

    由于您通过私人电子邮件发送了原理图、我将回复您的电子邮件并关闭此主题。

    此致、

    辽卡特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     您好、辽卡特、

    好的、谢谢、等你。