This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LM25118-Q1:LM25118 UVLO 下拉电阻

Guru**** 2560390 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/773430/lm25118-q1-lm25118-uvlo-pull-down-resistance

器件型号:LM25118-Q1

您好!

我正在帮助我们的客户完成原理图和 PCB 布局设计。 我在这里有一个关于‘UVLO 下拉 RDS (ON)’参数的问题。

根据我的理解、该参数应该描述从 UVLO 引脚到器件 GND 的下拉路径、但我从方框图部分和 UVLO 功能描述中看不到这一点。 您能否分享有关此参数的一些评论?

非常感谢您的帮助!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Peiheng:

    方框图中并未显示所有器件。 FET 放置在 UVLO 和 GND 引脚上。 请参阅 EC 表、第6页的最后一行:炎症典型值为100欧姆、最大值为200欧姆

    谢谢、
    Yohao Xi、BCS 应用工程部
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Youhao、

    感谢您的提示! 该 FET 是否会在正常运行期间传导? 您能否帮助分享此 FET 将被驱动至传导的情况?

    Peiheng。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Peiheng:

    它在正常运行期间关闭。 它仅在进入断续模式时开启、使 UVLO 放电、然后释放 UVLO 以斜升至重启。

    谢谢、
    Youhao
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Youhao、

    此信息非常有用。 感谢您的帮助!

    Peiheng。