请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TPS65130 TPS65130噪声问题-纹波等。
在我们的电路中、纹波 大约为4kHz、20mV p-p 5V 输入、+12V 和-12V 输出。 省电模式启用。 负载较轻、分别为50mA 和20mA。
输出在我们的电路中看到:
1、22uF 电容接地、+12V 和-12V
22 μ H 电感器连接到另一个22 μ F 电容器 GND、电感器为电路板的 DAC 和运算放大器负载供电
3 、DAC 和运算放大器负载在+12V 上、总分布式去耦合电容约为50uF (除上面第2项中的22uF 电容外)
4、-12V 上的运算放大器负载、总分布式去耦合电容约为3uF (除上面第2项中的22uF 电容外)
5、反馈电阻器上无前馈电容器
6、CN = 4.7nF 且 CP = 10nF
实验:
在电路板周围分别向+12V 和-12V 去耦添加了大约50uF 和20uF 的去耦
结果:噪音更严重。 现在、在10Hz 范围内出现~100mV 的凸点、并定期改变纹波振幅。
问题:
1、在没有 Spice 模型的情况下、TPS65130在轻负载和启用节能的情况下可以处理多少输出电容、而不会增加纹波?
2、省电模式在这里的交互不良的可能性是什么?