您好!
我想使用外部1MHz 同步时钟输入将+15V 输入设计为-15.5V 2.5A 输出、默认 RT 设置为1MHz 自切换。
在 IBB 应用中、TI 还提供 EN 引脚和 PG 引脚的设计注意事项、并在此论坛中确认了同步引脚设计注意事项。
现在、我担心其他控制引脚、例如 SS/TRK、RT 和 BIAS_SEL 是否需要考虑任何设计注意事项。 因为基准(PGND、AGND)在使能后逐渐变为负电压。
- SS/TRK 通过陶瓷电容器连接到-14V5输出(AGND 引脚)、以控制软启动时间。 (方程式6)
- RT 通过38K3连接至-14V5输出(AGND 引脚)、以将内部 Fsw 设置为1MHz。 (表6)
- BIAS_SEL 连接到-14V5输出(PGND 引脚)以禁用内部偏置 LDO。 不确定应提供哪种电压来提高效率。
此致、
Ping