This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS65218:输入电压损失时的断电序列

Guru**** 2431790 points
Other Parts Discussed in Thread: TPS65218D0

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/813687/tps65218-power-down-sequence-when-lost-input-voltage

器件型号:TPS65218

尊敬的所有人:

如果输入消失、输出序列如何输出?
 (系统电源=5V -> IN_DCDCx (不使用 DCDC5、6))和 IN_LDO1)

这些输出是否同时下降?

此致、
PAN-M

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    PAN-M、

    否、输出电压轨不应同时下降。

    PMIC 的实际响应将取决于 PFI 到 nPFO 比较器/缓冲 I/O 的接线以及与 nPFO 相关的寄存器设置。 如果 PFI 使用正确的分压器、则当输入电源降至设定点以下时、将触发该分压器。 例如、如果输入电源为5V、PFI 可能会触发低于4.2V 的电压、以指示早期的电源故障情况。

    当 PFI 引脚电压低于0.8V 时、nPFO 将变为低电平、此事件可用于通过 控制寄存器(寄存器0x06)中的 OFFnPFO 位触发断电序列的开始。

    如果 nPFO 在硬件中连接到 PWR_EN (使用来自处理器的 PMIC_PWR_EN 信号进行线或操作)、这也 会触发断电序列的开始。

    如果不使用这两个选项、则 PMIC 将在输入电源降至 UVLO (2.75V)以下时开始断电序列、 如图4-24中 TPS65218D0数据表的第38页所示。 运行模式图。 但是、当 VIN_BIAS < VUVLO 时、可能没有足够的时间正确执行关断序列。 这可能会导致多个电源轨同时关闭。

    DCDC5/6将关断或保持导通、具体取决于 CC 引脚是否连接了纽扣电池备用电池以及 FSEAL 位的状态。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    PAN-M、

    我的电子邮件通知使您看起来像在这个主题上跟进了更多问题、但我无法在网上查看这些问题。 您的另一个帖子似乎是此问题的延续、因此我将继续在此处回答问题:

    https://e2e.ti.com/support/power-management/f/196/t/816069