This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS56520:I2C 时序要求

Guru**** 2553450 points
Other Parts Discussed in Thread: TPS56520

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/851749/tps56520-i2c-timing-requirement

器件型号:TPS56520

大家好、

当我查看 TPS56520数据表的7.6时序要求时、THD;DAT (数据保持时间)显示最小值=50ns、最大值=900ns。

但是、当我从 NXP (飞利浦)查看 I2CBus 用户手册的 THD;DAT 规格时、它显示最小值=0ns、最大值=无限制。

问题1: 为什么 TPS56520的数据表 具有 THD:数据的最大限值(数据保持时间)?

问题2:原因是什么?

问题3:我们能否扩展 TPS56520 THD:数据的最大限制

谢谢你。

此致、

Koshi Ninomiya

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好、Koshi

    对于 Q1和 Q2、

    TPS56520可支持快速模式增强版、 最大 CLK 频率为1MHz、周期 为 1000nSec、 在一个周期内、我们应为其他参数(tr、TF、Tsu;DAT 等 )留出时间、因此 TI 设置了900nSec 的最大限制、我认为这是合理的。

     

    对于 Q3、

     使用标准模式(100kHz)和快速模式(400kHz)时、我们可以扩展900nS 最大限制。