This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS51285A:TPS51285A 3.3V 输出支持

Guru**** 2391945 points
Other Parts Discussed in Thread: TPS51285A

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/850083/tps51285a-tps51285a-3-3v-output-support

器件型号:TPS51285A

尊敬的 TI 专家:

您好!

我对 TPS51285A 的运行有几个问题。  

我只需要3.3V 输出、即通道2输出、因此我只需为 EN2引脚提供3.3V 电压。 可以用吗? 它是否与 EN1引脚或 CH1电路有任何相关性?

2. IC VO1引脚的功能是什么?

3.我能否将简单的 RC 延迟连接到源自 VREG3的 EN2引脚。 哪些选项可以在 VREG3和3.3V OUT (Ch2)之间提供延迟?

善意、有问题的帮助。

谢谢、此致

Saunak Bhalsod

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    1、对于您的第一个问题、您的意思是您只想使用通道2吗? 如果是、建议进行以下连接。

    VBST1/DRvH1/DRVL1—开路、SW1/CS1/FB1—与1K 电阻器一起连接到 GND、EN1—与1K 连接到 GND、VCLK—开路、VO1—开路

    2、VO1用于切换功能以实现节能。 有关详细信息、请参阅第15页。

    3、是的、没关系

    裕昌

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Yuchang、

    感谢您的回答、

    但是、对于第3点、当我连接 RC 延迟时、假设为10k 和4.7uF。 IC 工作异常、CH2轨(3.3V)会在一段时间后关闭。  

    但是、VREG3将变为3.3V。

    请注意、即使我移除了 RC 延迟电路、IC 也不会恢复、并直接将 CH2 (EN2)的 VREG3至使能引脚短路。  

    您能不能建议出现此故障的可能原因。  

    谢谢你。

    Saunak

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Saunak、

    发生这种现象时通道1的状态是什么? 您是否将 EN1连接到 GND?

    时序如何? Vin—>Vreg3—>en?

    上传您的原理图以供查看、如果您有问题波形(EN、Vreg3、VIN、Vout 和 EN、SW、 Vin、Vout)、也请上传。

    裕昌

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Yuchang、

    请参阅下面随附的原理图、

    采用电流 belwo 设计(从 VREG3到 EN2无延迟)时,此部件工作正常,EN2引脚到接地的阻抗为280k Ω。 我们将 VREG3引脚到 EN2引脚的延迟增加了~80msec (R7T13->100K & C7T5->2.2uF)、在延迟控制器不工作后、我们测量从 EN2引脚到接地的阻抗为300欧姆。 由于 EN2引脚上的这种转换提升电压、控制器内部是否有任何 CMOS 逻辑损坏? 由于延迟后器件无法正常工作、即使在消除延迟并将 VGER3连接到 EN2之后、器件也无法恢复。

    谢谢、

    Ramesh。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ramesh 您好,实际上我认为这种延迟不会造成损害。  

    1、是否可以在其他硼上重现此问题?

    2、问题发生后、通道1仍然可以工作或不工作?

    3、您是否需要像我在最后一条消息中提到的那样捕获波形。

    裕昌

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Yuchang、

    此问题在3-4个电路板中重现、EN2引脚无延迟、从 VR 的角度来看一切正常、一旦从 VREG3到 EN2引入延迟、器件就无法启动。

    请您能否共享您的电子邮件 ID、以便开始通过电子邮件进行转换。

    谢谢、

    Ramesh。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Yuchang-zhang@ti.com

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    由于我们 通过电子邮件联系、此主题将关闭。